• 本课程为精品课,您可以登录eeworld继续观看:
  • 原理图绘制过程中我想打断导线,如何操作?
  • 登录
课程介绍
相关标签: PCB AD layout
Altium Designer常见问题解答500例视频合集
显示全部 ↓
推荐视频

    用户评论

    暂时无评论

    猜您喜欢

    推荐帖子

    求看看这段简单的程
    ;*********************************************************************************************************************************************************************************;项目名称;three;目标幸好;pic10
    365495130 Microchip MCU
    FPGA至简设计法案例2
    此内容由EEWORLD论坛网友mdy-吴伟杰原创,如需转载或用于商业用途需征得作者同意并注明出处至简设计法经典案例2例2.当收到en=1后,dout间隔3个时钟后,产生宽度为2个时钟周期的高电平脉冲。如上面波形图所示,在第3个时钟上升沿看到en==1,间隔3个时钟后,dout变1,再过2个时钟后,dout变0。根据案例1的经验,出现大于1的数字时,就需要计数。我们这里有数字2和3,建议的计数方式如
    mdy-吴伟杰 FPGA/CPLD
    多功能调试测试助手创意进度帖+显示面板pcb图
    [color=#666666][font=Helvetica, Arial, sans-serif][size=12px][color=#000][url=https://bbs.eeworld.com.cn/thread-414636-1-2.html]多功能调试测试助手创意进度帖+显示面板[/url][/color]pcb图[/size][/font][/color]慢慢的,终于把面板的pcb
    蓝雨夜 瑞萨电子MCU
    求飞思卡尔mx27 CE5.0 BSP安装包
    打算用飞思卡尔MX27处理器,系统CE5.0官方网站只提供CE6.0的BSP安装包,不知哪位达人有MX27 CE5.0的BSP包,麻烦传一下,谢谢!!我的邮箱:xyongchao@163.com
    wosjinjin 嵌入式系统
    WINCE下读取DM9000 ID错误?
    我是WINCE下2440驱动DM9000,现在出现同样问题:DM9000 signature is 0x2B2A2928正确ID应该是0x90000A46,我估计也应该是读时序的问题,可就是不知道在哪里?请问大侠是怎么解决的?非常感谢
    sje251 WindowsCE
    DC综合的时候会出现很多这种warning,求助
    DC综合的时候,时序slack为负,综合的信息会出现很多这种warning,Warning: The following cells only driveasynchronous pins of sequential cells which have notiming constraint. Therefore retiming will not optimizedelay through the
    eeleader-mcu FPGA/CPLD

    推荐内容

    可能感兴趣器件

    EEWorld订阅号

    EEWorld服务号

    汽车开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2023 EEWORLD.com.cn, Inc. All rights reserved