课程介绍
相关标签: FPGA Verilog ModelSim
华清远见培训视频,红色飓风FPGA普及行动
推荐视频

    猜您喜欢

    推荐帖子

    怎么在这个程序里加蜂鸣器啊
    :Cry:library ieee;use ieee.std_logic_1164.all;use ieee.std_logic_arith.all;use ieee.std_logic_unsigned.all;entity xiaoba10 isport( clk:in std_logic;-- co :out std_logic;--蜂鸣器 led7s1 : out std_logic_ve
    ws131d FPGA/CPLD
    问一个有关vc33存储器配置的问题
    我现在要设计一个vc33的应用系统,存储器分配如下400000--480000 为 EEPROM 程序存储器存储区100000--180000为 SRAM 数据,程序存储器在设计时该如何管理/page0,/page1,/page2,/page3这些信号线?
    lyzj3210 模拟与混合信号
    固件的存储区域
    [color=#555555][font=&quot][size=14px]请问固件为什么不存储在ROM呢,这样不就可以防止掉固件了吗?我对这一点有些不解。[/size][/font][/color]
    梦溪开物 单片机
    【项目外包】FPGA中实现TCP/IP IPV4或者IPV6的协议栈
    FPGA中实现TCP/IP IPV4或者IPV6的协议栈项目预算:¥ 3,000~20,000开发周期: 45天项目分类: 嵌入式竞标要求:项目标签:Xilinx FPGA TCP/IP 协议栈项目描述:1.在FPGA上实现 TCP/IP 的协议栈。2. IPV4和IPV6点此竞标2012-06-27本外包项目信息是由EEWORLD的合作网站CSTO发布的,如果您技术过硬且时间充裕,欢迎前来竞标。
    CSTO项目交易 FPGA/CPLD
    默念一个名人,电脑帮你猜出来
    [url]http://en.akinator.com/#[/url]
    凯哥 聊聊、笑笑、闹闹
    S5PV210 挂载两个外设在IIC1 s3c-i2c s3c2440-i2c.1: cannot get bus (error -110)错
    s3c-i2c s3c2440-i2c.1: cannot get bus (error -110)——但是在wince 下却能同时正常使用,不知道是什么原因,真是蛋疼,现在降低IIC1 速度也不行。只要断开一路IIC1 外设就可以正常工作了。.................
    gooogleman 嵌入式系统

    推荐文章

    开启工业4.0:集成EtherCAT和莱迪思FPGA实现高级自动化 2025年05月22日
    随着工业领域向实现工业4.0的目标不断迈进,市场对具备弹性连接、低功耗、高性能和强大安全性的系统需求与日俱增。 然而,实施数字化转型并非总是一帆风顺。企业必须在现有环境中集成这些先进系统,同时应对软件孤岛、互联网时代前的老旧设备以及根深蒂固的工作流程等挑战。它们需要能够在这些限制条件下有针对性地应用高性能软硬件的解决方案。 了解EtherCAT EtherCA...
    未来值得关注的网络安全趋势和技术 2025年05月21日
    网络安全最佳实践可能随时发生变化。为了帮助我们的客户跟上这一瞬息万变的领域,莱迪思定期举办安全研讨会,组织安全和FPGA专家深入探讨通信、计算、工业、汽车和消费市场的最新安全趋势、法规和实施。我们的目标是提供安全领域相关的见解、真实的市场信号以及对今后发展的认识,这对于正在构建、部署或管理可信系统的开发者尤其重要。 在最新的安全研讨会上,莱迪思安全专家全面概述了CES、...
    Microchip推出成本优化的高性能PolarFire® Core FPGA 和 SoC产品 2025年05月21日
    PolarFire Core 器件价格降低30%,同时保留了经典 PolarFire系列市场领先的能效、安全性和可靠性 当前市场中,物料清单(BOM)成本持续攀升,开发者需在性能和预算间实现优化。鉴于中端FPGA市场很大一部分无需集成串行收发器,Microchip Technology Inc.(微芯科技公司)正式发布PolarFire® Core现场可编程门阵列(FP...
    基于FPGA状态机和片上总线的CompactPCI异步串口板设计方案 2025年05月19日
      摘要:首先简要介绍了CompactPCI异步串口板的通常设计方法,并且提出了这些方法的不足之处,重点阐述了基于FPGA状态机和片上总线的新设计方案,以及该方案的技术优势,随后公布了基于该方案的异步串口板达到的性能指标。通过比较有关应答延迟的试验数据,提出了基于FPGA状态机和基于DSP处理器的异步串口板卡存在明显的处理速度差异问题,并基于两种设计方案,解释了形成差异的原因...

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved