- 本课程为精品课,您可以登录eeworld继续观看:
- 含异常值的均值
- 登录
- 时长:11秒
- 日期:2020/04/27
- 收藏视频
- 上传者:Lemontree
- 去评论
推荐帖子
-
IIR数字滤波器设计-在FPGA上实现任意阶IIR数字滤波器
- [font=Verdana][font=Verdana]IIR数字滤波器设计-在FPGA上实现任意阶IIR数字滤波器[/font][/font]摘 要:本文介绍了一种采用级联结构在FPGA上实现任意阶IIR数字滤波器的方法。此设计扩展性好,便于调节滤波器的性能,可以根据不同的要求在不同规模的FPGA上加以实现。IIR数字滤波器在很多领域中有着广阔的应用。与FIR数字滤波器相比,它可以用较低的阶数获
-
aimyself
FPGA/CPLD
-
问一个简单的VHDL问题,信号线上电赋初值
- 我有一个CPLD出来的IO口P,想要刚上电时是一种状态(比如0)。工作起来后,由另外一个信号S1,S2边沿触发P的状态变动。比如上电时P是0,当S1触发时P = 1,当S2触发时P = Z。这种用VHDL(或者其他语言)应该怎么实现呢?我的想法是用两个进程PROCESS(S1) PROCESS(S2)只要PROCESS启动后,P就在1和Z之间改变,但再也不会是0了但不知道初始化成0应该怎么描述。
-
sioca
FPGA/CPLD
-
今天老师留的作业.我不会做,有哪位高人给我指点一下
- 实验3优先级继承1 实验目的掌握嵌入式实时操作系统?C/OS-II解决优先级反转的策略——优先级继承的原理。2 原理及程序结构2.1 实验设计2.1.1 优先级继承原理优先级继承的主要思想是:当高优先级任务因申请某共享资源失败被阻塞时,把当前拥有该资源的、且优先级较低的任务的优先级提升,提升的高度等于这个高优先级任务的优先级。在?C/OS-II中,在创建管理共享资源的互斥信号量时,可以指定一个PI
-
sanny777
嵌入式系统
-
【CN0009】利用AD5662 DAC实现4 mA至20 mA过程控制环路
- 电路功能与优势在许多过程控制应用中,经常使用两线式电流发射器在高噪声环境中传输模拟信号。这些电流发射器的零电平信号电流为4 mA,满量程信号电流为20 mA,因此得名“4 mA至20 mA转换器”。本文所述电路提供一种具有16位分辨率和单调性的低功耗电流发射器,它直接采用4 mA至20 mA控制环路电源供电,功耗低于4 mA。功耗高于4 mA的发射器无法直接采用环路电源供电,因而需要一个附加电源。
-
EEWORLD社区
ADI参考电路
-
STM32同一引脚上多个复用功能如何选择--大神们来讨论一下吧
- [size=5]我在用复用功能的时候,有时候同一个引脚上有好几个复用的功能[/size][size=5][/size][size=5]比如STM32F107的[color=#ff0000]PA2[/color][/size][size=4][color=#000000][b]PA2[/b][u][b]USART2_TX[/b][/u] / TIM5_CH3 / ADC12_IN2 / TIM2_C
-
peterhzm
stm32/stm8
用户评论