- 本课程为精品课,您可以登录eeworld继续观看:
- 北卡莱罗纳大学
- 登录
- 时长:49秒
- 日期:2020/04/27
- 收藏视频
- 上传者:Lemontree
- 去评论
推荐帖子
-
版图实现与工艺实现的问题
- 具体在做芯片设计的时候,完成代码级设计后对于全定制流程而言主要是要进行模块划分与电路设计和版图实现。对比建筑领域的三视图我们的版图一般是一个顶层视图,但并不完全。各层的描述与实现近似的描述了三维状况。但是对于版图实现,研究的意义在于两点:1.低开销实现所需电路;2.易于复用及流程化使用(并不全是)。实际上,市场有工艺模拟工具也有器件模拟工具还有电路模拟工具,各个点的实现与验证都是有一个良好的平台的
-
icfb
PCB设计
-
【平头哥RVB2601创意应用开发】 六、RVB2601之声音播放测试
- RVB2601提供了Player Demo,测试后也能正常发声,是通过Cli命令行的方式控制的。Demo例程也比较简单,就不啰嗦了。在project窗口发现还有一些其他的声音文件于是想测试一下其他的声音在play_demo.c中加入头文件audio_res.h#include aos/aos.h#include aos/cli.h#include player_demo.h#include wel
-
kit7828
玄铁RISC-V活动专区
-
异步时域数据处理
- 我用cpld做了两块板子,一块AD ,串并转换发射数据,一块接收数据。但接收数据总是有点不准确,后来发现原因是时钟不同步,但是没办法把两块板子用同一个时钟源,两块板子上的晶振都是75M,数据的速率是12.5M 用接收的板子去读发射的数据有点不正确,后来做了乒乓操作也没有效果,大家有什么比较好的办法吗?
-
gaosjp
FPGA/CPLD
-
峰值检测电路
- 各位大侠,我想要对正弦波整流后的电路进行A/D转换,所以我搭了一个峰值检测电路,但是结果不是我想要的。在我改大输入正弦波的幅值时,检测到的峰值会跟随着变大;然而当我再减小输入正弦波幅值时,检测的峰值还是保持在大峰值,电路检测的峰值并没有因输入减小而减小。 但是我想要的是峰值实时检测的电路。需要怎么改进或者换用什么电路呢?
-
阿昌想变胖
分立器件
-
MCU的AD数模隔离方案
- [i=s] 本帖最后由 kingdjh 于 2018-5-7 13:16 编辑 [/i]如图所示的系统,想咨询下转换板的电源方案。多问一句,LDO和电源基准有什么区别?现在的方案是Vcc_a和Vcc_b是一个,然后电桥的干扰直接影响了AD和放大器的供电,所以现在想分开。LDO准备用ADP151(超低噪音线性稳压)。
-
kingdjh
PCB设计
完成课时学习+分/次