课程介绍
相关标签: FPGA MATLAB
该视频系列将向您展示如何将信号处理算法部署到 FPGA 设计。本教程系列以脉冲检测算法为例,从成功进行 FPGA 设计所需的基础开始,进而逐步介绍调整算法以使其能够自动实施部署。

HDL Coder™ 可从 MATLAB® 函数,Simulink® 模型和 Stateflow® 图表生成可综合的 VHDL® 或 Verilog®RTL,面向 FPGA 或 ASIC 硬件。

HDL Coder™ 从 MATLAB® 函数,Simulink® 模型和 Stateflow® 图表生成可综合的VHDL®或Verilog®RTL,面向 FPGA 或 ASIC 硬件。 
本教程使用一种简单的信号处理算法来展示客户遵循的典型步骤,他们的高级算法与硬件架构详细信息相适应,从而可以在硬件中高效地实现它们并在每个步骤进行验证。
该视频涵盖:
-硬件设计的关键注意事项:流数据和固定资源
-MATLAB和Simulink的优势,以及如何利用它们进行硬件设计
-工作流程概述,包括每个步骤的验证
-HDL Coder自学教程概述
-MATLAB黄金参考算法简介
-使基于帧的算法适应流算法

要将算法有效地应用于 FPGA 或 ASIC 硬件,需要进行调整以处理流数据并优化所需的固定资源量。 Simulink® 有助于可视化硬件架构和数据流。 如果您的原始算法是在MATLAB® 中开发的,则在使用 Simulink 修改算法以进行硬件实现时,您可以重用许多工作。

该视频涵盖:
-在MATLAB和Simulink之间共享工作区变量
-利用硬件设计经验来调整算法以实现高效实施
-记录信号作为调试的测试点
-可视化数据类型及其在设计中的传播方式
-在流式MATLAB功能块中重用MATLAB代码
-使用MATLAB testbench模拟和验证Simulink硬件实现的输出


生成有效的FPGA设计通常需要平衡数据吞吐量,延迟和硬件资源。 根据设计的性质和目标,有多种方法可以使算法适应有效的硬件实现。 本教程的这一部分展示了一些方法。

该视频涵盖:
-设置用于 HDL 代码生成的模型参数
-Simulink® 模型的采样率如何转换为 FPGA 硬件的时钟速率
-在数据路径上使用各种优化技术插入流水线寄存器
-使用数据有效控制信号来监视输入样本数据
-使用 MATLAB® 测试平台验证优化的架构

有效的硬件实施需要将您的数据类型量化为定点。信号处理算法在保持所需精度的同时进行转换很有挑战性,特别是如果您是手工编写 RTL。基于模型的设计方法使您可以轻松地浏览和可视化不同的选项,并使大部分过程自动化。本教程的这一部分显示了基本概念和可以使用的一般方法。

该视频涵盖:
-将默认的 64 位双精度数据类型转换为定点表示
-在MATLAB® 和 Simulink® 环境中的定点数据类型定义
-传播数据类型以在数学计算期间保持精度
-对一致性和准确性进行模型检查以确保可预测的实施结果
-使用黄金参考对定点模型设计进行比较和验证

传统上,FPGA 编程始于向 FPGA 综合工具提供寄存器传输级别的(RTL)VHDL®或Verilog®代码。 在本部分的教程中,我们将展示如何从经过验证的高级体系结构模型自动生成 RTL,如何分析估计的时间和资源使用情况,然后自动运行综合。

该视频涵盖:
-运行代码检查用于 HDL 代码生成准备和潜在的硬件效率低下
-自动或手动解决报告的问题
-设置第三方工具以综合生成的 VHDL 或 Verilog
-使用 HDL Workflow Advisor 生成 RTL 代码的阶段,任务和设置
-资源使用和优化报告,可在进行综合之前提供快速的高层反馈
-分析 FPGA 合成的时序和关键路径


显示全部 ↓
推荐视频

    猜您喜欢

    推荐帖子

    功率放大器模块及其在 5G 设计中的作用
    5G是无线通信市场领域有史以来十分重要的强大技术之一。与 4G 相比,5G 在数据速率、延迟和容量方面都有显著提升,有望成为行业乃至全球真正的变革性技术。然而,这些根本性的性能改进也对底层射频 (RF) 硬件产生了更大的压力,并提出了更严格的要求。功率放大器 (PA) 是射频硬件中非常重要的部件之一,随着 5G 的普及,它的重要性不断提升。为了帮助缓解为 5G 设计射频放大器的挑战,近年来,功率放
    btty038 无线连接
    【瑞萨 CPK-RA2L1 开发板】测评 - 3:FSP 3.5
    [i=s] 本帖最后由 MianQi 于 2022-11-21 20:31 编辑 [/i]RT-Thread 在《瑞萨RA2L1开发实践指南》中明确提出:请使用v3.5.0版本,目前可在github上下载3.5.0版本(下载地址:https://github.com/renesas/fsp/releases/tag/v3.5.0)(注意文件名称为:setup_fsp_v3_5_0_rasc_v20
    MianQi 瑞萨电子MCU
    Sipeed 高云GW2A FPGA开发板开箱
    [i=s] 本帖最后由 WSir14138 于 2022-11-21 22:29 编辑 [/i]1 开箱心心念念了好久的高云GW2A开发板终于到了。话不多说,直接上图。开发板包装盒:开发板正面:开发板背面:配件:整个开发板接口丰富,底板包含下载器,使用起来还是挺方便的。2 开发环境官方提供了安装开发环境的详细教程。安装 IDE - Sipeed Wiki3 点灯大师作为一个FPGA的初学者,上手第
    WSir14138 国产芯片交流
    随着行业继续朝着统一的物联网标准发展
    随着行业继续朝着统一的物联网标准发展,我们将继续支持智能家居互操作性。以下是有关我们支持 Matter 的承诺的更多信息:
    btty038 无线连接
    Matter 发布会精彩片段
    [i=s] 本帖最后由 btty038 于 2022-11-21 23:12 编辑 [/i]Highlight reel of the Matter Media Launch Event at Capital C in Amsterdam.
    btty038 无线连接
    【Sipeed 高云GW2A FPGA开发板】—— 开箱与核心板硬件分析
    1.开箱整体照2.核心板设计2.1.核心板DDR3-204P金手指外形核心板DDR3-SODIMM-204P金手指内存条外形设计。2.2.DDR3内存设计DDR3:1Gbit/128MByte。所有的地址、控制均采用50Ω电阻与FPGA相连接,实现高 速信号的阻抗匹配,提升信号质量,达到最优化的DDR3读写性能。使用SGM
    mars4zhu 国产芯片交流

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved