课程介绍
相关标签: FPGA MATLAB
该视频系列将向您展示如何将信号处理算法部署到 FPGA 设计。本教程系列以脉冲检测算法为例,从成功进行 FPGA 设计所需的基础开始,进而逐步介绍调整算法以使其能够自动实施部署。

HDL Coder™ 可从 MATLAB® 函数,Simulink® 模型和 Stateflow® 图表生成可综合的 VHDL® 或 Verilog®RTL,面向 FPGA 或 ASIC 硬件。

HDL Coder™ 从 MATLAB® 函数,Simulink® 模型和 Stateflow® 图表生成可综合的VHDL®或Verilog®RTL,面向 FPGA 或 ASIC 硬件。 
本教程使用一种简单的信号处理算法来展示客户遵循的典型步骤,他们的高级算法与硬件架构详细信息相适应,从而可以在硬件中高效地实现它们并在每个步骤进行验证。
该视频涵盖:
-硬件设计的关键注意事项:流数据和固定资源
-MATLAB和Simulink的优势,以及如何利用它们进行硬件设计
-工作流程概述,包括每个步骤的验证
-HDL Coder自学教程概述
-MATLAB黄金参考算法简介
-使基于帧的算法适应流算法

要将算法有效地应用于 FPGA 或 ASIC 硬件,需要进行调整以处理流数据并优化所需的固定资源量。 Simulink® 有助于可视化硬件架构和数据流。 如果您的原始算法是在MATLAB® 中开发的,则在使用 Simulink 修改算法以进行硬件实现时,您可以重用许多工作。

该视频涵盖:
-在MATLAB和Simulink之间共享工作区变量
-利用硬件设计经验来调整算法以实现高效实施
-记录信号作为调试的测试点
-可视化数据类型及其在设计中的传播方式
-在流式MATLAB功能块中重用MATLAB代码
-使用MATLAB testbench模拟和验证Simulink硬件实现的输出


生成有效的FPGA设计通常需要平衡数据吞吐量,延迟和硬件资源。 根据设计的性质和目标,有多种方法可以使算法适应有效的硬件实现。 本教程的这一部分展示了一些方法。

该视频涵盖:
-设置用于 HDL 代码生成的模型参数
-Simulink® 模型的采样率如何转换为 FPGA 硬件的时钟速率
-在数据路径上使用各种优化技术插入流水线寄存器
-使用数据有效控制信号来监视输入样本数据
-使用 MATLAB® 测试平台验证优化的架构

有效的硬件实施需要将您的数据类型量化为定点。信号处理算法在保持所需精度的同时进行转换很有挑战性,特别是如果您是手工编写 RTL。基于模型的设计方法使您可以轻松地浏览和可视化不同的选项,并使大部分过程自动化。本教程的这一部分显示了基本概念和可以使用的一般方法。

该视频涵盖:
-将默认的 64 位双精度数据类型转换为定点表示
-在MATLAB® 和 Simulink® 环境中的定点数据类型定义
-传播数据类型以在数学计算期间保持精度
-对一致性和准确性进行模型检查以确保可预测的实施结果
-使用黄金参考对定点模型设计进行比较和验证

传统上,FPGA 编程始于向 FPGA 综合工具提供寄存器传输级别的(RTL)VHDL®或Verilog®代码。 在本部分的教程中,我们将展示如何从经过验证的高级体系结构模型自动生成 RTL,如何分析估计的时间和资源使用情况,然后自动运行综合。

该视频涵盖:
-运行代码检查用于 HDL 代码生成准备和潜在的硬件效率低下
-自动或手动解决报告的问题
-设置第三方工具以综合生成的 VHDL 或 Verilog
-使用 HDL Workflow Advisor 生成 RTL 代码的阶段,任务和设置
-资源使用和优化报告,可在进行综合之前提供快速的高层反馈
-分析 FPGA 合成的时序和关键路径


显示全部 ↓
推荐视频

    用户评论

    zxw1126
    来看看 利用 MATLAB进行FPGA设计
    2021年01月05日 17:34:17回复|()
    soso
    来看看 利用 MATLAB进行FPGA设计
    2021年01月04日 15:16:22回复|()
    ddgkss
    FPGA设计应用,MATLAB
    2021年01月03日 20:35:50回复|()
    htwdb
    FPGA设计来看看,matlab
    2021年01月03日 19:33:38回复|()
    soso
    FPGA设计来看看,matlab
    2020年12月29日 15:41:10回复|()

    猜您喜欢

    推荐帖子

    在嵌入式系统中增加硬件加速器,降低功耗
    人们在嵌入式系统上的设计经验一直是认为增加硬件会提高功耗。但是,仔细的使用硬件加速器打破了这一经验:增加硬件会降低功耗。通过分析算法,在可编程逻辑中实现合适的加速器,开发人员不但提升了嵌入式计算系统的设计性能,而且同时降低了功耗。测试结果表明,加速器扩展了综合考虑选项,从相同功耗下性能提高 200 倍到相同性能时功耗降低 90%。由于历史原因,可编程逻辑一直背负了高功耗逻辑设计方法这一名声。经验认
    FPGA小牛 FPGA/CPLD
    请问下有没有3.3V5A输出的LDO芯片,输入电压在5V左右
    [b]请问下有没有3.3V5A输出的LDO芯片,输入电压在5V左右[/b]
    guazhuaq 电源技术
    教你在家自制mini逆变器1.5V-220V
    如何在家自制逆变器?还是 1.5V-220V的?下面可以来看看这个网友的做法,不过原理到底是什么样的呢??欢迎大家来讨论讨论来源:https://hackaday.io/project/167471-mini-inverter-15v-to-220vProductlist:220ohmresistorhttps://www.utsource.net/itm/p/8447934.htmlD882TR
    okhxyyo 电路观察室
    中断函数问题
    interrupt [UART0RX_VECTOR] void UART0RX (void)#pragma vector=USART0RX_VECTOR__interrupt void usart0_rx (void)能具体帮我解释下他们的区别吗?为什么用第一个的时候总是报错(msp430f149)这是用interrupt [UART0RX_VECTOR] void UART0RX (void)的
    yangpeng061 微控制器 MCU
    关于移植uclinux启动部分的logo问题
    版本是linux-2.4.x,根据参考资料修改了一下部分代码,make后移植进去打印信息中没有常见的ucliux的logo,直接进Sash command shell (version 1.1.1),然后就是命令行了。不知道在哪加这个logo的打印信息?
    zl0801 Linux与安卓
    电源平面分明绰绰有余,直流压降缘何岌岌可危?
    高速先生原创文 | 姜杰新年新气象,改板新问题。说出来你可能不信,90A的电流,电源平面留足两层2oz铜,电源直流压降仿真居然挂了!事出反常必有妖,且跟高速先生一起一探究竟。都说节前忙疯,节后放松,高速先生的这个开年却不太轻松,因为新春伊始就来了个急活:客户的一个加急改板有电源仿真需求。Layout攻城狮雷工(没错,还是那个雷工《400A的电源,就问你怕不怕?》)也够给力,半天功夫就把电源改了出来
    yvonneGan PCB设计

    推荐内容

    可能感兴趣器件

    EEWorld订阅号

    EEWorld服务号

    汽车开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2023 EEWORLD.com.cn, Inc. All rights reserved