• 本课程为精品课,您可以登录eeworld继续观看:
  • 差分放大器的差动大信号特性
  • 登录
课程介绍
相关标签: 集成电路
了解当今集成电路设计的基本方法与技术;掌握MOS器件的基本结构、模型与特性,掌握基本的组合逻辑电路和时序逻辑电路的原理;了解微电子集成电路工艺基本流程;认识集成电路的基本版图;掌握CMOS模拟集成电路基本理论、定性及定量分析方法、设计技术。熟练掌握数字集成电路基础理论、基本结构、评价方法。最终具备开展集成电路设计的基础知识和基本方法。掌握集成电路的基本概念、基本规律与基本分析方法,培养适合于工程学科的思维方式,提升逻辑思维能力。

推荐视频

    猜您喜欢

    推荐帖子

    【晒心得】STM32F03--DMA传输
    在前面串口传输的基础上,以DMA方式传输串口发送的数据。[code]#include "stm32f0xx.h"#define USART_DR_Base 0x40013828#define SENDBUFF_SIZE 500uint8_t Tx_Buffer[SENDBUFF_SIZE];uint16_t i;//uint8_t Tx_Buffer[SENDBUFF_SIZE] = "EEWOR
    qinkaiabc stm32/stm8
    自定义软件加密说明
    AVR4in1和AVR PD都可以作为离线编程器使用,而且支持自定义软件加密功能.支持运算符和优先级(与C语言一致):const OPERATOR Opt[] = {// PRI 0{'%',0x80,Operator_GetPara},// Get Parameter,%0 is OSCCAL{'@',0x80,Operator_AtEEPROM},// Address Operator,EEP
    护花使者 单片机
    关于低通滤波器的问题
    过程描述:我用TLV2460运算放大器搭了一个一阶低通滤波器电路,电路如下图,设计截止频率为1k hz,计算如下:f =1/(2*3.14*16k*0.01u)=995 hz。问题描述:在示波器上观察波形,确实起到了低通的效果。 但是:在低频通带内时,输出信号波形存在失真,输出的正弦波的谷底被削平了,具体见图片。理论上不应该这样啊,我也调试了很多次,不知道为什么,希望谁能解答一下,谢谢。[[i]
    江汉大学南瓜 模拟电子
    关于DDR3的VTT疑问
    [i=s] 本帖最后由 yshmily 于 2019-4-7 21:18 编辑 [/i]目前接触到32位SOC外挂2片16位DDR3L,都是采用VTT短接的方式,但目前接触到2种VTT电路设计,其中关于VTT处理有疑问,请大家帮忙分析一下1.DDR拓扑为FLY-BY拓扑:地址控制等信号VTT上拉,VTT配置滤波电容接地。2.不确定DDR拓扑形式,地址控制等信号VTT上拉,VTT是接电容接到VDD/
    yshmily 模拟电子
    vivado
    求vivado2016.4的license,拜托了
    cara4521 FPGA/CPLD
    大赛I题
    [i=s] 本帖最后由 paulhyde 于 2014-9-15 09:39 编辑 [/i]欢迎大家积极讨论:victory:
    瑞玉 电子竞赛

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved