• 本课程为精品课,您可以登录eeworld继续观看:
  • 时序逻辑电路——双稳态动态结构
  • 登录
课程介绍
相关标签: 集成电路
了解当今集成电路设计的基本方法与技术;掌握MOS器件的基本结构、模型与特性,掌握基本的组合逻辑电路和时序逻辑电路的原理;了解微电子集成电路工艺基本流程;认识集成电路的基本版图;掌握CMOS模拟集成电路基本理论、定性及定量分析方法、设计技术。熟练掌握数字集成电路基础理论、基本结构、评价方法。最终具备开展集成电路设计的基础知识和基本方法。掌握集成电路的基本概念、基本规律与基本分析方法,培养适合于工程学科的思维方式,提升逻辑思维能力。

显示全部 ↓
推荐视频

    用户评论

    KAIAN
    那个plasma enhanced CVD 等离子体增强化学气相淀积,增强英文单词应该是enhanced,写成enganced了。
    2022年01月16日 10:07:46回复|()
    ls81
    膜拜学习:)
    2021年05月08日 10:49:50回复|()

    猜您喜欢

    推荐帖子

    FATFS 好文分享
    SD卡应用总结(FatFs)[url]https://bbs.eeworld.com.cn/forum.php?mod=viewthread&tid=377465&fromuid=665408[/url](出处: 电子工程世界-论坛)
    SuperMe NXP MCU
    在EPWM中断的设置中为什么要对FLAGH寄存器进行操作啊
    求助!!!在下面的程序中,在对EPWM中断的设置中,为什么还要对flash进行操作呢?interrupt void epwm1_timer_isr(void){// Put the Flash to sleep[color=#ff0000] FlashRegs.FPWR.bit.PWR = FLASH_SLEEP;[/color]EPwm1TimerIntCount++;if ((EPwm1Tim
    xiaomailee DSP 与 ARM 处理器
    汇编指令详解
    汇编指令详解
    安_然 DSP 与 ARM 处理器
    铺铜之后,DRC报错
    板子上有模拟地也有数字地,铺铜的时候,一部分是数字地,一部分是模拟地,进行DRC检查的时候,出现如下对话框,不知问题出在哪里?我在网上搜了一下,有一个解决办法,就是:右键选中铺的铜-铺铜操作-重铺修改过的铜。这样进行DRC检查的时候确实不出现之前的对话框,但是为什么之前的铺铜会出现这样的警告呢?不知道问题出现在哪里,请大家指点一下,非常感谢。
    emily_1105 PCB设计
    初级程序员指南:uC/OS-II 的使用手册在这里
    [align=left][b]uC/OS-II [font=宋体]简介[/font][/b][/align][align=left]uC/OS-II是一种基于优先级的可抢先的硬实时内核。自从92年发布以来,在世界各地都获得了广泛的应用,它是一种专门为嵌入式设备设计的内核,目前已经被移植到40多种不同结构的CPU上,运行在从8位到64位的各种系统之上。尤其值得一提的是,该系统自从2.51版本之后,就
    jingcheng ARM技术
    降低噪声与干扰
    降低噪声与干扰1)能用低速芯片就不用高速的,高速芯片用在关键地方。(2)可用串一个电阻的办法,降低控制电路上下沿跳变速率。(3)尽量为继电器等提供某种形式的阻尼。(4)使用满足系统要求的最低频率时钟。(5)时钟产生器尽量靠近到用该时钟的器件。石英晶体振荡器外壳要接地。(6)用地线将时钟区圈起来,时钟线尽量短。(7)I/O驱动电路尽量靠近印刷板边,让其尽快离开印刷板。对进入印制板的信号要加滤波,从高
    decho0821 RF/无线

    推荐内容

    热门视频更多

    可能感兴趣器件

    EEWorld订阅号

    EEWorld服务号

    汽车开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2023 EEWORLD.com.cn, Inc. All rights reserved