• 本课程为精品课,您可以登录eeworld继续观看:
  • 规则阵列设计技术应用-EPLD
  • 登录
课程介绍
相关标签: 集成电路
   本门课是微电子专业的主干课程,专注于超大规模集成电路的设计技术,适合电子和计算机相关专业的本科生和研究生,也适合工作后需要重温专业基础知识的工程师。

课程教学内容为超大规模集成电路设计的基础理论与基本方法,从CMOS集成电路的主流技术介绍入手引入VLSI设计主要技术基础:CMOS器件基础,组合逻辑电路,时序逻辑电路,存储器设计。主要内容如下:

第一章:VLSI设计概述,了解当今VLSI系统设计的方法与技术。第二章:MOS晶体管原理:掌握MOS器件的基本结构、模型与特性,了解集成电路制造工艺过程。第三章:反相器和组合逻辑电路,掌握CMOS反相器和组合逻辑电路分析与设计方法。第四章:时序逻辑电路和同步设计技术;第五章:设计与工艺接口,了解设计与工艺的关系及接口。第六章:单元库设计技术,掌握标准单元和IO的设计,建立系统模块化设计的思想;认识集成电路的基本版图。第七章:存储器设计。第八章:低功耗专题。

本课程入选“国家精品在线开放课程”、“江苏省在线开放课程”,受“江苏高校品牌专业建设工程资助项目”资助,特此鸣谢。

本课程今年度将新增更新内容,包括更多的组合逻辑门、前沿低功耗技术、新型存储技术等。
显示全部 ↓
推荐视频

    猜您喜欢

    推荐帖子

    求6份protel原理图与cad工程图,
    急求6份protel原理图与6份cad工程图,谢谢。我QQ920180714
    sheng1991 51单片机
    【FPGA设计技巧问题】延时问题
    背景:RTL代码中写了一个寄存器可控的延时逻辑对输入clk进行调节,使用了9个SMIC18的DLY单元串接而成。DC综合是设成了don't touch。问题:查datasheet可得,DLY单元的上升沿和下降沿的延时是不一样的,请问这样的话,如果多个级联,其占空比会不会过大或过小,从而导致时钟延迟后输出失败?
    eeleader FPGA/CPLD
    我有《Windows CE实用开发技术》电子档,谁要?
    ——————————————————————————————我有这本书的电子档!是我费了三牛一虎之力叫一小弟从学校图书馆电子书破解出来的,网上已经没有卖了。网上根本没有这本书的电子书。但是因为此电子书100多M,所以邮箱无法发出,所以,谁需要的请加我的MSN:wogoyixikexie@live.cn我传给你们。----------------一个人看,太浪费了。主要的就是几章,可以打印出来。
    gaoshideng 嵌入式系统
    LRC
    [b][color=#5e7384]此内容由EEWORLD论坛网友[size=3]hewende87[/size]原创,如需转载或用于商业用途需征得作者同意并注明出处[/color][/b]有需要PCB的没
    hewende87 DIY/开源硬件专区
    光敏二极管接收到的遥控信号怎么没有38KHz载波呢?
    [img]C:\Documents and Settings\Owner\桌面\clip_image002.gif[/img]输出的波形和一体化接收头HS0038B的波形基本相同,没有载波,为什么?急需解决。
    shengwenju 嵌入式系统
    在LM3S芯片的程序中的前缀是怎么确定的????
    比如ul-pu-ui等,那位大神知道给大家指点一二,:lol :lol
    minjiang 微控制器 MCU

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved