• 本课程为精品课,您可以登录eeworld继续观看:
  • 循序邏輯電路實作(II)_計數器展示
  • 登录
课程介绍
相关标签: FPGA
fpga系统设计实践视频教程
推荐视频

    猜您喜欢

    推荐帖子

    高通开源 AllJoyn 打造全球物联网的通用框架
    [align=left][color=rgb(51, 51, 51)]智能设备的飞速发展将物联网逐渐带入人们的生活。今年的[color=rgb(0, 142, 89)][url=http://special.csdncms.csdn.net/mdcc2013/]MDCC 2013[/url][/color]上,Linquet创始人Pooya Kazerouni提出,未来几乎一切东西都可以互联,设备
    lyzhangxiang 无线连接
    基于RL78/G14的多路微小电流/功耗检测仪
    [align=left]在电子电路设计中我们时常要对设备的功耗进行分析,本项目设计微小电路测试仪可以直观的观察电路中电流的的变化,可以对电路进行功耗的分析。[/align][align=left]1.利用检流放大器对当前采集当前电路中的电流值,并将其转换为电压被AD采集。[/align][align=left]2.驱动液晶屏,在液晶屏上显示当前采集的电流值。[/align][align=left]
    pkilllo 瑞萨电子MCU
    MAX2140内部ESD二极管的保护电路设计
    在对MAX2140 SDARS接收器进行热插拔操作(接通电源或断开电源)时,可能使其内部静电放电(ESD)保护二极管失效,热插拔不是该器件的标准操作。但这种情况会发生在很多应用中,尤其是在汽车工业中,经常会进行热插拔的操作。本文分析了热插拔操作可能造成ESD二极管失效的原因,并帮助设计合理的电路来预防二极管的失效。概述在进行装配、测试和故障处理时,有时需要对MAX2140 SDARS接收器进行非标
    黑衣人 能源基础设施
    各位大哥帮帮小第啊
    就是有源晶振还能分频吗?时钟芯片DS1302的晶振要接32768HZ的啊!没的卖啊!!只好分频了!
    hezhiwen 单片机
    硬件开发流程及规范---第一章 概述
    第一章 概述第一节 硬件开发过程简介§1.1.1 硬件开发的基本过程硬件开发的基本过程:1.明确硬件总体需求情况,如CPU 处理能力、存储容量及速度,I/O 端口的分配、接口要求、电平要求、特殊电路(厚膜等)要求等等。2.根据需求分析制定硬件总体方案,寻求关键器件及电咱的技术资料、技术途径、技术支持,要比较充分地考虑技术可能性、可靠性以及成本控制,并对开发调试工具提出明确的要求。关键器件索取样品。
    chenky 嵌入式系统
    选择VHDL还是verilog HDL?
    选择VHDL还是verilog HDL?在你选择之前有必要先简单介绍一下它们的总称:硬件描述语言HDL(Hardware Describe Language)HDL概述随着EDA技术的发展,使用硬件语言设计PLD/FPGA成为一种趋势。目前最主要的硬件描述语言是VHDL和Verilog HDL。 VHDL发展的较早,语法严格,而Verilog HDL是在C语言的基础上发展起来的一种硬件描述语言,语
    eeleader FPGA/CPLD

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved