• 本课程为精品课,您可以登录eeworld继续观看:
  • 測試檔案撰寫與模擬_循序電路測試檔案範例
  • 登录
课程介绍
相关标签: FPGA
fpga系统设计实践视频教程
显示全部 ↓
推荐视频

    用户评论

    yangjianxh
    很好的课程
    2023年04月06日 11:11:06回复|()

    猜您喜欢

    推荐帖子

    需要每条指令的运行周期
    需要知道430每条指令的运行周期,哪位大侠能提供?
    pka1987 微控制器 MCU
    谁在6410下弄过对OPEN GL2.0的支持,我把三星提供的那几个DLL弄进去了,但写的AP老是在eglInitialize处不成功,为什么?
    谁在6410下弄过对OPEN GL2.0的支持,我把三星提供的那几个DLL弄进去了,但写的AP老是在eglInitialize处不成功,为什么?
    liyang203 嵌入式系统
    业余制作30MHz无线对讲机
    软件名称:业余制作30MHz无线对讲机授权方式:共享软件软件类型:设计方案软件大小:411K
    fighting RF/无线
    MAX2395输出匹配SAW滤波器输入,获得最佳的级联增益平坦度
    发射机(TX) SAW滤波器输出阻抗易受输入端看进去的源阻抗的影响。MAX2395与SAW滤波器和下一级PA互相作用引起输出端口阻抗的变化易导致在整个频段上3dB净增益波动。在MAX2395和TX SAW之间的修订版本的匹配电路表明在整个频段上增益平坦性得到改善-大概1dB总增益波动。 概述MAX2395为专用于WCDMA/UMTS的单波段类零中频单片的调制器芯片。设计为产生50Ω欧姆输出阻抗,这
    JasonYoo RF/无线
    第一时间抢先报:ADI创新大赛获奖作品图赏
    呵呵 下午去参观了在华中举行的ADI创新设计大赛颁奖礼,感觉学生们太可爱了。在过一两天文章中详述方案,先上图,大家也可以猜猜是啥方案。
    soso 电子竞赛
    布线不通过,error par:228
    现在一个设计xc3s400,ise10.1,综合器为SynplifyERROR:$ar:228 - At least one timing constraint is impossible to meet because component delays alone exceed the constraint. A timing constraint summary below shows the
    eeleader FPGA/CPLD

    推荐内容

    可能感兴趣器件

    EEWorld订阅号

    EEWorld服务号

    汽车开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2023 EEWORLD.com.cn, Inc. All rights reserved