课程介绍
相关标签: FPGA Verilog HDL Altera Quartus II
基于Altera FPGA和Quartus II开发软件,带你学习FPGA设计技巧,提高你的FPGA设计技能。包括面积与速度的折中、硬件可实现、层次化设计以及同步设计等。
推荐视频

    猜您喜欢

    推荐帖子

    LPC1768定时器的定时精度
    不知道大家伙有没有碰到过类似情况,LPC1768的定时器定时精度在手册上并没有具体给出,但是附带例程上的程序初始化是这样的:void timer0Init (void){T0TCR= 0x02;T0IR= 1;T0CTCR = 0;T0TC= 0;T0PR= 0;T0MR0= FPCLK/2;/* 0.5S中断1次*/T0MCR= 0x03;/* 匹配后产生中断*/T0TCR= 0x01;/* 启
    xiaoqiao2395 ARM技术
    【低功耗】第二代串行RapidIO和低成本、低功耗的FPGA
    随着诸如无线、有线和医疗/图像处理应用的带宽需求不断提高,设计师们必须依赖必要的工具集来获得其所需的实时信号处理功能。第二代串行RapidIO和低成本、低功耗的FPGA将无疑是最好的选择
    cillyfly FPGA/CPLD
    频率计顶层电路设计
    接上一篇帖子频率计设计-设计元件包装遇到问题 - 【Altera SoC】 - 电子工程世界-论坛 [url]https://bbs.eeworld.com.cn/thread-500567-1-1.html[/url]该频率计由测频时序控制、有时钟使能的计数器及锁存、译码显示电路三部分组成,上篇帖子已完成2位十进制计数器设计,只是后面元件包装时出现问题,经过重装软件quartus,问题解决,继续
    suoma FPGA/CPLD
    求助!我该选什么平台?
    小弟在准备做一个关于硬盘检测东东,打算做成嵌入式的用winCE系统,我该选择什么样的板卡?
    liuyanying 嵌入式系统
    电源系统转换效率的测试方法
    当我们完成电源方案设计时,待样品做出来之后,要测试产品的各项性能,其中一项是测试电源系统的转换效率,确认是否与设计值保持一致。实际计算效率时,很多工程师为了方便快速,直接从电源上读取输入功率,从电子负载上读取输出功率,最终得到的效率会远低于设计值,并因此而困惑(元器件参数一致,为何效率有差异),其实这些是由于不严谨的测试方法造成,下面我们来简单介绍正确的测试电源系统转换效率的方法。正确测试电源系统
    qwqwqw2088 电源技术
    仅用100W功率就能对1kw设备进行老化测试的传输线
    仅用100W功率就能对1kw设备进行老化测试的传输线一台13.56MHz ISM(工业、科学和医疗)频段射频测量设备要求进行50小时1kw设备需要同时加上等效于1kw的射频电压和射频电流,而手里唯一可用的射频信号射频发生器,体现节省能源的重要性。图1所示电路将能量储存在传输线中,就可利用频发生器产生1kw功率。该电路由两根电气长度为43°(约6英尺长)、两端有UHF-213型同轴电缆组成。电气长度
    feifei 测试/测量

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved