课程介绍
相关标签: FPGA EDA RTL
课程目标是通过本课程及其它相关课程的学习,使学生能够掌握硬件描述语言设计数字系统的手段、方法和思想,掌握常用EDA开发软件,将HDL硬件描述语言编程方法和FPGA的开发技术及符合工程规范的系统设计技术有机地融合在一起。同时了解学科最新进展,理论与联系实际,培养学生的动手能力和综合创新能力。
显示全部 ↓
推荐视频

    用户评论

    暂时无评论

    猜您喜欢

    推荐帖子

    ARM接ps2键盘
    /* 此程序是为Ps/2键盘控制上位机程序,用于采集键盘数据和发送键盘控制信号 */#define PS2_CLK_SET(x) /* 0=输入 1=输出 2=释放状态 */#define PS2_DATA_SET(x) /* 0=输入 1=输出 2=释放状态 */#define PS2_CLK(x)#define PS2_DATA(x)#define PS2_DELAY(x)#define PS
    zhouy0818 ARM技术
    请教一个关于430做算法的问题
    请大侠指导,430能不能作FFT算法呢?如果能做的话,大约能做多少点的?有实时性的要求,不能太慢要在125nu的时间完成不知道1024点能不能实现呢?
    1204 微控制器 MCU
    protel99 添加中间层出现的问题
    no signal or plane layer has been selected错误如上谁解释下
    huyanlong 嵌入式系统
    成功加载驱动,但卸载失败!
    [code]//SOURCESTARGETNAME=helloTARGETPATH=objTARGETTYPE=DRIVERSOURCES=hello.c//hello.cvoid StartSrv(){char namebuf[256];memset(namebuf, 0, sizeof(namebuf));SC_HANDLE hMgr, hCS, hOS;GetCurrentDirectory
    phlelp 嵌入式系统
    【新手请教】用CCS编译生成的319K的目标文件,为什么能加载到32K的FLASH中?
    【新手请教】用CCS编译 eZ430 Chronos 项目,生成的目标文件 ez430_chronos_915MHz.out 有319K,为什么能加载到32K的FLASH中?前几天折腾我的 eZ430 Chronos无线手表开发套件,在使用无线更新固件时,把手表刷死了,于是就把TI提供的官方源码编译了一遍,使用CCS重新刷了FLASH,但是发现一个非常奇怪的现象:输出路径下生成的目标文件 ez43
    FreeBlues 微控制器 MCU
    瑞萨R7F0C80212电路板-使用code generator 生成pwm
    这两天一直在使用code generator,目前设置ADC,IO口都得心应手了,因为实在是使用起来很简单的。但是使用PWM时却出现了问题,设置好以后一直不见仿真的波形出来,无奈之间只好去老老实实看资料了,最终功夫不负有心人,终于让我找出问题的关键了。那就是:使用自动代码生成器生成的PWM,默认的输出时P40,而不是我自以为的P0.4。这一点大家可以自己试试。而如何解决这个问题呢,那就必须在自动生
    flyword 瑞萨电子MCU

    推荐内容

    可能感兴趣器件

    EEWorld订阅号

    EEWorld服务号

    汽车开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2023 EEWORLD.com.cn, Inc. All rights reserved