- 本课程为精品课,您可以登录eeworld继续观看:
- 離散摺積 - 6_摺積計算與系統脈衝響應
- 登录
- 时长:6分40秒
- 日期:2023/02/28
- 收藏视频
- 上传者:木犯001号
- 去评论
推荐帖子
-
C6000系列DSP的GPIO框图
- 首先看一下GPIO的框图:通过查看GPIO框图,我们可以得出许多信息:DIR寄存器控制GPIO管脚是输入还是输出,其中,对应bit置0表示该管脚配置为输出管脚;对应bit置1表示该管脚配置为输入管脚。若一个GPIO管脚配置为Output,给SET_DATA寄存器对应位置1,将使该管脚输出高电平,给CLR_DATA寄存器对应位置1,将使该管脚输出低电平。需要注意的是:向SET_DATA和CLR_DA
-
火辣西米秀
DSP 与 ARM 处理器
-
ADCPro 和 DXP FAQ 常见问题
- ADCPro是什么?精确数据转换器 WikiADCPro是什么?ADCPro是一款基于 LabVIEW 的工具,能够与各种 ADSxxxx 器件配合使用,让您无需编写自己的代码即可评估数据转换器的性能。我们提供各种测试插件(示波器、FFT 以及直方图等)帮助用户评估器件性能。ADCPro软件配套提供一款名为 Triple Gen 的测试 EVM。有了 Triple Gen,您可使用任何测试插件对工
-
qwqwqw2088
模拟与混合信号
-
有奖调查|是德科技入门级研发示波器EXR上线有惊喜!
- 介绍是德科技新发布的入门级研发示波器EXR前,请各位客官允许在下先介绍一下本次有奖调查的活动参与方式~ [手打作揖]!微信扫描识别下方二维码,填写并提交调查问卷即可!奖品设置:加湿器、蓝牙耳机、倍思附件包、无线充电鼠标垫* 本次活动只针对业内人士,活动解释权归是德科技市场部。2020年,注定将载入人类集体乃至每个人的史册,是德科技却依然逆流而上,在今年5月发布了业界领先的带AI功能的8合1实时示波
-
EEWORLD社区
测试/测量
-
求助, FPGA-to-SDRAM 如何连接qsys,和fpga如何读写数据。
- 首先讲一下我的思路,说得不对的地方,希望大家帮忙纠正:1.在hps端DDR中预留一段空间,具体设置uboot bootargsmem=512M.2.然后fpga望预留的空间读写数据,hps把需要的数据拷贝到预留空间。问题:1.Qsys中如何连线,是否需要NIOS协助。2.hps端直接对物理地址转换为虚拟地址,然后对虚拟地址进行操作吗?3.这中方式和AXI Bridge 速度上那个更快速些。4.如何
-
tc317891209
Altera SoC
-
关于sources.cmn和sources的问题,请大家帮忙指点,谢谢!
- 大家好请问:1.sources.cmn和sources有什么区别?2.sources.cmn里面的这些环境变量代表的是什么???希望大家能给个注释!!!!!谢谢啦 !!!WINCEOEM=1WINCECPU=1NOMIPS16CODE=1RELEASETYPE=PLATFORM_PLATCOMMONLIB=$(_PLATFORMROOT)\common\lib_COMMONPUBROOT=$(_P
-
xiaoyevinne
嵌入式系统
用户评论