课程介绍
相关标签: SoC
SoC系统级芯片设计实验 (SoC系统级晶片设计实验) - SoC Design Laboratory

课程概述:
本课程旨在使参与者具备成为全栈IC设计师所需的技能和知识,能够处理从前端设计到系统调试和嵌入编程的所有开发阶段。完成课程后,参与者将掌握从概念到生产的SoC芯片设计流片的技能和知识,达到下面的学习目标:
1. 学习FPGA和ASIC上的Verilog和HLS设计实现;
2. 实现IP并将其集成到SoC设计中;
3. 实现SoC设计并在FPGA中验证;

本课程基于Google Open-Source Silicon Program, 实验使用Efabless Caravel Harness SoC。在此课程中我们将使用Caravel SoC Harness和Caravel SoC FPGA验证平台。

课程内容:
设计方法
1. Introduction to HLS and Tools
2. Verilog & Logic Design
3. Caravel SoC
4. Processor
5. Memory
6. Peripheral
7. Embedded Programming
8. SoC - Interconnect
9. Static Timing Analysis
10. Synthesis & Optimization
11. Verification & Simulation

设计流程工具
1. Tools – Tcl, Perl, Makefile
2. FPGA Flow -Xilinx Vivado
3. Simulator
4. Synthesis
5. Timing Analysis
6. Verification Methodology

实验
1. Vivado Tool Installation
2. HLS - FIR Filter (AXI Master, AXI Stream)
3. Caravel SoC Simulation
4. Caravel SoC FPGA
5. SoC Design Labs: Interrupt, User RAM, UART, SDRAM
6. Workload Optimized SoC (WLOS) Baseline
7. Final Project
显示全部 ↓
推荐视频

    猜您喜欢

    推荐帖子

    双槽型光耦测电机速度和转向,光耦间距如何布置
    [font=微软雅黑][size=3][backcolor=rgb(239, 245, 249)]请教一下,我现在控制直流电机,用双槽型光耦测电机转速和转向,相位角应该设置在90°这样,我的码盘是53线的,这个双槽型光耦间距怎么处理?[/backcolor][backcolor=rgb(239, 245, 249)]谢谢!!![/backcolor][/size][/font]
    万年长山 工业自动化与控制
    lpc4357平台方案整体市场调研
    假设你站在公司的决策层上,如果市场有一套成熟得lpc4357的软硬件方案,内容包含整套评估板含核心板加上底板加上7寸液晶屏,[color=Red]以及开放核心板pcb,底板以及7寸液晶屏pcb工程,以及整套以raw-os为核心的协议栈,包含gui, tcp/ip, nand 文件系统,fat文件系统,脚本控制语言,数据库,矢量字体,jpeg解压缩,modbus协议栈,usb 协议栈等等软件[/co
    jorya_txj 嵌入式系统
    在zigbee协议栈定时器中断问题
    不加入协议栈时,定时器能正常工作,加入协议栈后定时器不能正常工作,求指点这是我的定时器吃时候函数void Timer1_Init(void){/*设置P1.0为输出模式*/P1DIR = 0xff;//P1_0=0;T1CTL |= 0x02;T1CC0L =0xa0;T1CC0H =0x00;T1CCTL0|=0x04;/*使能Timer1中断*/T1IE = 1;EA = 1;}中断函数HAL
    yzx326 无线连接
    【建议】C2000 LaunchPad一学二做
    现在坛子里相信有很多人拥有C2000 LaunchPad,给学习C2000带来了方便。如果能组织一下编写它的学习及应用方面的文章,将会给广大网友、特别是以后入门C2000的人带来福音。我建议:1、写学习经验。组织有使用经验的人,写出系统的学习体会,对它的每一个外围模块的使用编程作讲解。以系列讲座的形式贴出。2、DIY根据C2000适合实时控制的特点做一些电路实验。如:数字电源、高性能电子负载、飞行
    dontium 微控制器 MCU
    关于Verilog中的parameter问题
    各位大神,参数这样定义能不能使用和综合module XX(.....);parameterA=0;//外部可修改parameterB=0;//外部可修改localparamWIDTH=((A==0) & (B==0)) ? 8 :((A==0) & (B!=0))? 9:((A!=0) & (B==0))? 16:18;localparamD= ......与A和B的组合有关localparamE
    huan FPGA/CPLD
    ARM芯片有没有实模式和保护模式一说?
    摸了好久S3C2410这个芯片,突然想了这个奇怪问题。
    horse.wang ARM技术

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved