- 本课程为精品课,您可以登录eeworld继续观看:
- Final Project - Group 11
- 登录
- 时长:20分29秒
- 日期:2024/10/20
- 收藏视频
- 上传者:宋元浩
- 去评论
NYCU SOC class recording
SoC系统级芯片设计实验
显示全部 ↓
推荐帖子
-
电子设计竞赛赛题解析
- [i=s] 本帖最后由 paulhyde 于 2014-9-15 09:25 编辑 [/i]东南大学出版社的
-
Saintif
电子竞赛
-
又到一年总结时——EE社区送温暖
- [align=center][/align][size=3]随着年龄的增长,总感觉一年过得比一年快了,不知道你是否也有这样的感觉呢?[/size][size=3]这不,再过两周就2017了![/size][size=3]在过去的一年中,你过得怎样?[/size][size=3]年初制定的计划完成了吗?工作和学习中遇到过的困难都解决了吗?[/size][size=3]在这一年,又败了多少板子?和昨天
-
eric_wang
聊聊、笑笑、闹闹
-
关于ISE11添加周期时序约束的问题,求助!
- ISE11里面如何判定一个网线是时钟的?、貌似要加一个IBUFG才能被判定为时钟网线否则不被认为是时钟周期约束根本加不上去但IBUFG数目有限用完了怎么办请高手指导一下
-
eeleader
FPGA/CPLD
-
AD5933测量阻抗误差较大
- 我的目标是测量线圈的阻抗值。首先我用100欧姆当作校正电阻,反馈电阻接入100Ω电阻。激励幅值是2Vp-p激励频率是2kHz测量两个频率点当校准号之后,计算出增益系数。我再串上100欧姆电阻,发现返回阻抗值为140Ω多。而且当我串联上线圈之后,返回阻抗值为130Ω多,实际线圈在2kHz下,阻抗已经有100Ω多。两种情况返回阻抗值不对应,请问大家有没有建议改进下,谢谢!
-
abwdh
ADI 工业技术
-
谁知道这个实验板的资料啊。。。。急急急
- 手头有一块PD-51的板子,是周立功的板子,但是手头没有资料啊,所以轻有的话给我一份把。。。。谢谢啊!http://www.embedtools.com/pro_kaifa/51/51+.asp就是这款啊。。。。。
-
小小白
51单片机
完成课时学习+分/次