• 本课程为精品课,您可以登录eeworld继续观看:
  • 同步时序电路设计(续)
  • 登录
课程介绍
课程内容主要包括:数字电路基础知识(数制、编码、逻辑代数、逻辑门、触发器等),组合电路分析、设计方法,时序电路分析、设计方法,脉冲波形的产生与整形、可编程逻辑器件以及模拟-数字转换等。

推荐视频

    猜您喜欢

    推荐帖子

    电子信息工程专业就业形势分析
    电子信息工程专业就业形势分析近几年来,IT、信息与电子类的毕业生在市场供求关系上普遍还是保持稳定的状况,社会需求量相对乐观。按照2005年毕业生就业情况统计,信息产业、IT、电子类的毕业生在各理工类中就业率比较靠前。在今后的一段时间内,对该类的毕业生需求将不会出现骤冷骤热的现象。1、社会需求分析1.1 区域需求分析信息与电子类人才在全国各地都有着广阔的市场,但主要集中在北京、广东、深圳、浙江、江苏
    五月的咸鱼 单片机
    求助:可综合的verilog代码的若干问题
    用verilog写可综合代码,综合后发现功能不对了。想请教一下:1 可综合的verilog代码中,可以有不同的敏感信号吗?比如可以有多个always语句,有的敏感列表里是时钟上升沿有的是时钟下降沿吗?可以这样吗:always @(posedge clk)...always @(negedge clk)...2可综合的verilog代码中,状态机的编写要注意哪些方面?我综合后的网表再仿真得到的结果不
    eeleader FPGA/CPLD
    怎样让CE不进入休眠模式,一直在线运行?
    怎样让CE不进入休眠模式?需要改注册表哪一项目?
    52FY 嵌入式系统
    速结~~~
    0
    baiyun555 嵌入式系统
    DC-DC充电器中的PWM控制器
    我想查询一个PWM控制器型号。该产品应用于DC-DC充电器中,输入为2000W的太阳能电池板,给48V的蓄电池充电。
    field 模拟与混合信号
    (转)每个程序员都应该了解的内存知识 第2节: CPU的高速缓存
    [i=s] 本帖最后由 白丁 于 2015-11-24 23:13 编辑 [/i]现在的CPU比25年前要精密得多了。在那个年代,CPU的频率与内存总线的频率基本在同一层面上。内存的访问速度仅比寄存器慢那么一点点。但是,这一局面在上世纪90年代被打破了。CPU的频率大大提升,但内存总线的频率与内存芯片的性能却没有得到成比例的提升。并不是因为造不出更快的内存,只是因为太贵了。内存如果要达到目前CPU
    白丁 FPGA/CPLD

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved