• 本课程为精品课,您可以登录eeworld继续观看:
  • 初始FPGA
  • 登录
课程介绍
相关标签: Verilog 正点原子 fgpa
基于verilog从硬件、软件及实战详细讲解fpga,实战篇每章都包含知识简介、实验任务、硬件设计、程序设计、下载验证五个部分。手把手教学,快来跟原子哥畅游fpga学习吧
显示全部 ↓
推荐视频

    用户评论

    暂时无评论

    猜您喜欢

    推荐帖子

    eboot中,在TOC中增加变量的问题??
    //// Bootloader configuration parameters.//typedef struct _BOOTCFG {ULONGImageIndex;ULONGConfigFlags;ULONGBootDelay;EDBG_ADDREdbgAddr;ULONGSubnetMask;[color=#FF6600]ULONGSecret_seed;//cryptomemory GCU
    0442323 嵌入式系统
    help
    我在用keil时,头文件不见!!问题是:Build target 'Target 1'compiling CARPARK1.C...CARPARK1.C(1): warning C318: can't open file 'reg522.h'CARPARK1.C(30): error C202: 'P26': undefined identifierCARPARK1.C(32): error C2
    lyn123456 嵌入式系统
    CC2530ADC采样,发送数据频率至少200Hz以上
    想要CC2530的外部ADC采样0~3.3V的电压,定时器以5ms的频率进入中断,然后将采样到的ADC数据发送给协调器,CC2530能达到这样的要求吗
    Bingo5247 RF/无线
    在c6455 dsk板子上自动生成C64+代码成功
    [i=s] 本帖最后由 平湖秋月 于 2016-2-6 18:57 编辑 [/i]想在C64 PLUS芯片上自动生成算法代码,有一些路要走,首先你得把那些该死的包加进去去TI网站上一个个的下载,二,你得设置各种变量,包括路径设置。。。那些个OMAP,达芬奇,双核,多核套路基本上和这个例子差不多,关键是那些该死的包,比较难找。俺看到有个华人满世界问,一年多了,也没有人能回答他的问题(能提建议的也都是
    平湖秋月 DSP 与 ARM 处理器
    MSP430 ADC12采样结果疑问
    我用MSP430F5529 ADC12采样经过50Hz的过滤电路的50Hz 3V正弦信号50Hz 3V,得出如图的结果。这个结果是16bits signed int形式输出的。问题:1.开始阶段为什么会有一段稳定的过程,是外部电路造成的还是内部ADC模块的问题?[align=left][color=#000]2.为什么它的“0V”稳定在-15000附近?我设置了ADC12MEM0范围是8000F-
    haiqibian 微控制器 MCU
    关于频率采集
    #include#include#define ulongunsigned long#define uintunsigned int#define ucharunsigned chartypedef unsigned char BYTE;typedef unsigned int WORD;typedef bit BOOL ;sbit KG = P3^0;//档位选择sbit K = P3^2;//
    huajame 嵌入式系统

    推荐内容

    热门视频更多

    可能感兴趣器件

    EEWorld订阅号

    EEWorld服务号

    汽车开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2023 EEWORLD.com.cn, Inc. All rights reserved