• 本课程为精品课,您可以登录eeworld继续观看:
  • 实战篇_以太网传输图片(RGB-LCD显示)
  • 登录
课程介绍
相关标签: Verilog 正点原子 fgpa
基于verilog从硬件、软件及实战详细讲解fpga,实战篇每章都包含知识简介、实验任务、硬件设计、程序设计、下载验证五个部分。手把手教学,快来跟原子哥畅游fpga学习吧
推荐视频

    猜您喜欢

    推荐帖子

    手机PCB可靠性的设计方案1
    手机功能的增加对PCB板的设计要求日益曾高,伴随着一轮蓝牙设备、蜂窝电话和3G时代来临,使得工程师越来越关注RF电路的设计技巧。射频(RF)电路板设计由于在理论上还有很多不确定性,因此常被形容为一种“黑色艺术”,但这个观点只有部分正确,RF电路板设计也有许多可以遵循的准则和不应该被忽视的法则。不过,在实际设计时,真正实用的技巧是当这些准则和法则因各种设计约束而无法准确地实施时如何对它们进行折衷处理
    探路者 PCB设计
    【MXCHIP Open1081】TCP_UDP注释
    之前那个帖子,提交之后居然只有极少的一部分,而且没办法恢复,也没有备份,伤心了。这次 把TCP_UDP的源码注释一下。WIFI_LINK是网络的建立,TCP_UDP是数据的传输。两者结合起来就可以实现完整的基本功能了。
    zca123 无线连接
    TI送的8962板子上用计时器中断实现LED闪烁
    想要在TI送的8962板子上用计时器中断实现LED闪烁,代码是网上找的,但是下载到板子后没有实现功能,我看不出问题,请大家指教#include "hw_ints.h"#include "hw_memmap.h"#include "hw_types.h"#include "debug.h"#include "gpio.h"#include "interrupt.h"#include "sysctl.
    yuanzhiqian 微控制器 MCU
    关于异步FIFO码速调整和码速恢复的问题
    最近一直被异步FIFO的问题所困扰。在发端,进行码速调整,用了一个深度为1bit*64word的FIFO,写时钟为64Kb/s,读时钟为256Kb/s,以FIFO自身的空满信号分别控制FIFO的读写。因为写得慢,读得快,FIFO容易空,而在空的间隙,停止读使能(此间一直保持写的不间断),而在输出端插入一定的填充码,当FIFO重新写满时,又重新启动读使能。这样既能保持写信号的连续性,又能保证整个输出
    biyuming FPGA/CPLD
    如何选择高导电低能耗铜合金弹性材料解决方案
    连接器的接插件及各种端子设计时,面对新的成本、能耗、温升等控制要求,需要更新铜合金材料选择。寻找强度高、导电率更好的解决方案,同时又满足项目的成本要求往往比较头痛。例如在DDR4的设计中,原来的锡磷青铜C5191已经不能满足导电要求,不得不选择C7025,但成本上升是明显的。锡磷青铜的导电率只有15-17%IACS,满足不了低电压设计下的传输速度要求。实际上,有一种铜合金——PW33560,其屈服
    zhbpowerway 综合技术交流
    介绍一种先进的包装称重设备
    介绍一种先进的包装称重设备——电脑组合秤(电子组合称)【摘要】文章主要介绍了一种先讲那的定量自动衡器——电脑组合秤的起源及发展过程。分析了电脑组合秤的技术特点及优势,介绍了目前电脑组合秤的应用领域和对象。并提出电脑组合秤应尽快国产化以利于普及应用。一问题的提出及解决方法上世纪70年代,日本农业协会向有关衡器企业提出了青椒称量的课题。在日本,青椒通常是以袋装定量包装的形式在超市销售的,若每袋青椒定量
    highdreamgd DIY/开源硬件专区

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved