• 本课程为精品课,您可以登录eeworld继续观看:
  • 建立数学模型——温控箱
  • 登录
课程介绍
控制工程基础课程是机械学院本科生的一门专业基础课。控制工程基础课程的主要内容包括:机电系统建模、系统时域瞬态响应分析、频域分析、系统稳定性及误差分析、控制器的设计。清华大学控制工程基础课程的教学主要针对闭环控制系统的分析与校正,为学生提供了扎实的基础和丰富的应用。

推荐视频

    猜您喜欢

    推荐帖子

    我爱龙芯之简介篇
    [font=宋体][size=12pt]前段时间在论坛上上传了一个关于龙芯的[/size][/font][font=Arial][size=12pt]PPT[/size][/font][font=宋体][size=12pt],应管理员[/size][/font][font=Arial][size=12pt]soso[/size][/font][font=宋体][size=12pt]的想法,觉得可以
    2007robot 单片机
    tlv320aic3104
    [size=4]寄存器0:页选择寄存器D0,0或1,选择页1或者页0。[/size][size=4][/size][size=4]寄存器1:软复位,D7=1复位。[/size][size=4][/size][size=4]寄存器2:采样率选择寄存器。包括ADC,DAC,它们的选择必须相等。[/size][size=4][/size][size=4]3456:PLL相关寄存器。[/size][siz
    fish001 DSP 与 ARM 处理器
    在DC综合后的网表文件怎么导入到PT中进行时序分析
    做的一个简单的cla电路,综合后得到电路网表。然后使用write -hierarchy -output cla.db 和write -format Verilog -hierarchy -output cla.v 保存了综合后的网表。但是用pt读后:read_db cla.db 这个说No-Design were read和read_verilog cla.v 这个只导入一部分电路。请问是什么原因
    eeleader-mcu FPGA/CPLD
    关于在nios下运行ucos的问题!!
    我写的代码如下,定时器是每200US发信号量给任务,然后任务是改变PWM的输出频率。但是我在示波器下观察,发现时没有波形输出的?请问是什么原因?#defineTASK_STACKSIZE2048OS_STKtask1_stk[TASK_STACKSIZE];#define TASK1_PRIORITY4OS_EVENT *sem;typedef struct{volatile unsigned i
    guaiguaidou 实时操作系统RTOS
    Protel99SE精彩教程
    Protel99SE精彩教程此教程采用的样板软件是PROTEL99SE汉化版,对于学习PROTEL99SE很有用~99SE是PROTEL家族中目前最稳定的版本,功能强大。采用了*.DDB数据库格式保存文件,所有同一工程相关的SCH、PCB等文件都可以在同一*.DDB数据库中并存,非常科学,利于集体开发和文件的有效管理。还有一个优点就是自动布线引擎很强大。在双面板的前提下,可以在很短的时间内自动布通
    6294316 PCB设计
    2011+2013控制类的电子竞赛论文+题目
    如题,给大赛准备的同学提供一点便利。希望有点帮助。
    哈哈一世 电子竞赛

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved