• 本课程为精品课,您可以登录eeworld继续观看:
  • 流水线练习1答案
  • 登录
课程介绍
相关标签: FPGA
明德扬FPGA点拨视频教程
推荐视频

    猜您喜欢

    推荐帖子

    CC430的WOR需要做timeslot同步吗?
    小弟还没会爬就得逼者去走:faint: ,马上要用CC430F5137做RF通信,一个主机与若干个从机通信,但要求一端的从机必须用WOR以减少功耗。传输协议是自定义的,上面的设计下来是把时间分成timeslot,比如0~0xF,各个从机只会在属于自己的timeslot唤醒收发数据,但这样一个问题是从机时钟与主机时钟有误差,因此需要同步。。。越想越头大。我想,CC430的WOR不是即使在睡眠状态都能
    sivenyu 微控制器 MCU
    SPI ,I2C,SCI 的区别
    http://wenku.baidu.com/view/05f60e2de2bd960590c6771f.html
    安_然 微控制器 MCU
    来来来,说说你们的元宵灯会
    元宵节晚上吃啥?元宵还是?除了吃最重要的就是灯会了,来来来看看拍出来是这样的,美不美,应该可以猜到这是哪了。嘿嘿然而然而,真实的情况是这样的心塞,难过想哭。你以为再看灯,其实我是在看人:Cry:[b][color=#5E7384]此内容由EEWORLD论坛网友[size=3]y909334873[/size]原创,如需转载或用于商业用途需征得作者同意并注明出处[/color][/b]
    y909334873 聊聊、笑笑、闹闹
    TI尾缀的含义
    lm2623有很多尾缀,不知道具体什么含义,请教下高手,谢谢。如lm2623amm和lm2623mm
    yangxf1217 模拟与混合信号
    IP核设计的时钟占空比输出为啥不是1:1?
    利用IP核设计的时钟占空比1:1,为什么程序下到实验板后从SignalTap II中看波形不是1:1,倒像是2:1.有没有人碰到和我一样的情况,是本来就没错,还是哪里出了问题?
    hms2006 FPGA/CPLD
    我希望向计算机体系结构工程师的方向发展,该注意些什么
    做了几年C++工程师,一直对底层开发和硬件感兴趣,想向体系结构的方向发展,打算先做单片机开发和FPGA开发,请有经验的先行者指导一二。
    shhuikun 嵌入式系统

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved