• 本课程为精品课,您可以登录eeworld继续观看:
  • 异步时序练习1答案
  • 登录
课程介绍
相关标签: FPGA
明德扬FPGA点拨视频教程
显示全部 ↓
推荐视频

    用户评论

    ZKBEER
    前来理解fpga设计
    2020年11月11日 23:55:47回复|()

    猜您喜欢

    推荐帖子

    移植嵌入式linux 子网掩码 奇怪问题
    我移植snapgear(内核2.4)到IXP425板上,但是发现设置IP和子网掩码后,Bcast就是不对,比如:ip为10.10.62.X,子网掩码不管设为什么,生成的Bcast始终为10.255.255.255;当ip设成130.10.10.X时,子网掩码不管设为什么,生成的Bcast始终为130.10.255.255。也就是说,当我IP设成A类时,他的子网掩码自动为255.0.0.0;IP设为
    xiongyi6 Linux开发
    用二进制信号量来实现计数信号量
    我在看郑扣根翻译的操作系统,里面用二进制信号量来实现计数信号量这一节没看懂,哪位大侠给解释一下:设s为计数信号量。二进制信号量S1,S2,INT 变量C。开始时:S1=0,S2=0,整数C的值设置为计数信号量S的初值。计数信号量S的操作WAIT(即P操作)可实现如下:wait(S1);C--;if(C<0){signal(S1);//signal即V操作wait(S2);}signal(S1);计
    hao43 嵌入式系统
    飞思卡尔国网集中器参考设计
    资料分享:如题
    dengnian NXP MCU
    高纯度捷变频频率源研制
    摘 要:介绍了一种新颖的L波段低相噪、捷变频频率合成器。该方案所设计的频率合成器是一种可预置频率的合成器。在方案中,运用2个锁相环,选择其中一个作为工作环,另外一个作为预置环(即:一个环工作,同时另一环预置下一工作频点,锁相环锁定时间不影响跳频时间,可以减小环路带宽来提高纯度,得到高纯度频点)。这种乒乓工作原理实现了高纯度、捷变频的跳频源。其输出频率为960~1160MHz,步进10MHz,相位噪
    JasonYoo 测试/测量
    职业与年龄
    群里的硬件大佬们,想问下大家有没有年龄危机感,做硬件有没有碰到说年龄大,公司不要的事情.
    Fred_1977 聊聊、笑笑、闹闹

    推荐内容

    热门视频更多

    可能感兴趣器件

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved