• 本课程为精品课,您可以登录eeworld继续观看:
  • 基于SPI协议的Flash驱动控制(全擦除一)
  • 登录
课程介绍
相关标签: FPGA
【野火】FPGA系列教学视频,真正的手把手教学,从0开始
基于硬件:完全配套野火FPGA征途系列开发板:征途Pro/MiNi开发板,2款开发板板载的硬件资源不同,视频兼容。
显示全部 ↓
推荐视频

    用户评论

    暂时无评论

    猜您喜欢

    推荐帖子

    关于安装synplifydsp3.6的问题
    前不久下载一个synplifydsp3.6 也有破解文件,但是发现安装之后总是提示注册文件非法。我安装的时候时间也调整了,就是不行。
    agilent34401 FPGA/CPLD
    【2022得捷创新设计大赛】项目分享帖之二:uCOSIII v3.05 在 stm32f7 上的移植
    一、uCOSIII 简介UCOS系统简介UCOS是Micrium公司出品的RTOS类实时操作系统, UCOS目前有两个版本:UCOSII和UCOSIII。UCOSIII是一个可裁剪、可剥夺型的多任务内核,而且没有任务数限制。UCOSIII提供了实时操作系统所需的所有功能,包括资源管理、同步、任务通信等。UCOSIII是用C和汇编来写的,其中绝大部分都是用C语言编写的,只有极少数的与处理器密切相关的
    mameng DigiKey得捷技术专区
    FPGA下载配置
    [b][color=#5E7384]此内容由EEWORLD论坛网友[size=3]wsdymg[/size]原创,如需转载或用于商业用途需征得作者同意并注明出处[/color][/b][color=#000][font=Helvetica,]FPGA需要FLASH结构的配置芯片来存储逻辑配置信息,用于上电配置,以ALTERA公司的FPGA为例,配置新品啊分为串行(EPCSX)和并行(EPCX)两种
    wsdymg FPGA/CPLD
    [求助]MSP430F247程序丢失的问题。
    使用MSP430F247做项目。在生产过成中,发现有些机器反复拔插电源后,系统没反应。用仿真器读出MSP430F247的程序,发现0X8000-0X81FF的程序全部被清成0XFF。反应给FAE,他们说可能是复位时序不对进入了BSL。可是之前的产品都没有发现这个问题。另外,由于TI的BSL比较难用。我们自己写了BOOTLOAD和上位机的程序。刚开始怀疑是进入到我们的BOOTLOAD区。但是在进入我
    wowow 微控制器 MCU
    异步FIFO 问题
    FIFO 异步用在什么地方?用SPI 和uart不可能用异步, 因为SPI 有一个同步的时钟、而uart 有固定的波特率。对吗?
    peng_hui 嵌入式系统
    请高手捉虫!
    library IEEE ;use IEEE.std_logic_1164.all ;use IEEE.std_logic_unsigned.all ;use IEEE.numeric_std.all ;entity key1 isport ( Clk_I : in std_logic ;Rst_I : in std_logic ;key_I : in std_logic ;key_O : out
    eeleader FPGA/CPLD

    推荐内容

    可能感兴趣器件

    EEWorld订阅号

    EEWorld服务号

    汽车开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2023 EEWORLD.com.cn, Inc. All rights reserved