课程介绍
相关标签: ASIC Verilog
《可编程ASIC设计》课程是针对现场可编程门阵列(FPGA)器件设计方法开发的实践类课程。随着集成电路的发展,可编程ASIC设计成为数字电路系统和数字信号处理类实验和实践课程的必要手段。课程学习以国内外流行的DE系列主板开发为主线,讲授FPGA的内部资源结构,开展Verilog HDL语言的学习,利用QuartusII等EDA软件开展数字逻辑电路、信号处理和SOPC系统设计案例学习。

    课程注重电路设计实践和理论结合。以实例为学习中心,手把手教你学习硬件描述语言和FPGA设计开发技巧,SOPC数字系统和硬件加速的开发方法,增强创新设计、实践应用的能力。
推荐视频

    猜您喜欢

    推荐帖子

    一个DSP高手成长之路
    我是已经从事DSP开发有几年了,看到许多朋友对DSP的开发非常感兴取,我结合这几年对DSP的开发写一写自己的感受,一家之言,欢迎指教。我上研究生的第一天起根据老板的安排就开始接触DSP,那时DSP开发在国内高校刚刚开始,一台DSP开发器接近一万还是ISA总线的,我从206开始240、2407A都作过产品,对5402、2812、5471在产品方案规划制定和论证时也研究过。由于方向所限对6X、8X系列
    clj2004000 DSP 与 ARM 处理器
    有奖直播:泰克带您了解您所不知道的示波器使用技巧!看看有啥好礼
    [size=4][b]活动详情>>[url=https://www.eeworld.com.cn/huodong/Tek-Webinar-20180827/][color=#0000ff]泰克带您了解您所不知道的示波器使用技巧[/color][/url][/b][/size][align=left][color=#333333]示波器作为工程师几乎天天使用的得力工具,其重要性毋庸置疑。尤其随着新器
    EEWORLD社区 测试/测量
    微型计算机温室环境监控管理系统
    设计了以传感器技术,测控技术及微机技术为基础的微型计算机温室环境监控管理系统
    frozenviolet 工业自动化与控制
    嵌入式linux启动信息完全注释
    [font=宋体][b]摘要[/b]我们在这里讨论的是对嵌入式[/font]linux[font=宋体]系统的启动过程的输出信息的注释,通过我们的讨论,大家会对嵌入式[/font]linux[font=宋体]启动过程中出现的、以前感觉熟悉的、但却又似是而非的东西有一个确切的了解,并且能了解到这些输出信息的来龙去脉。[/font][font=宋体]嵌入式[/font]linux[font=宋体]的启
    john_wang Linux开发
    VHDL编程问题,请高手指点一二
    我就想做一个16位的自动清零计数器,有一个门阈值信号作为使能和清零,我是想先让这个使能信号的上升沿完成对计数器清零的工作,然后在这个使能信号的高电平时计数器开始工作计数;每次使能信号过来先对计数器自动清零,然后计数程序是这么写的:architecture cnt16 of cnt16 issignal flag : std_logic;begin P_REG:process(cntreset)be
    open82977352 FPGA/CPLD
    关于IAR单步调试出错问题
    最近用IAR调试MSP430,在单步调试的时候经常会出现下面的情况,具体为:在修改后重新编译下载,IAR仿真的仍为未修改前的情况IAR仿真的时候,跳转到已经被注释掉了的代码请问如何解决这个情况,实在是困惑。谢谢大家
    yling 微控制器 MCU

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

    EEWorld订阅号

    EEWorld服务号

    汽车开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved