可编程ASIC设计(四川大学)

可编程ASIC设计(四川大学)

ASICVerilog

《可编程ASIC设计》课程是针对现场可编程门阵列(FPGA)器件设计方法开发的实践类课程。随着集成电路的发展,可编程ASIC设计成为数字电路系统和数字信号处理类实验和实践课程的必要手段。课程学习以国内外流行的DE系列主板开发为主线,讲授FPGA的内部资源结构,开展Verilog HDL语言的学习,利用QuartusII等EDA软件开展数字逻辑电路、信号处理和SOPC系统设计案例学习。

共32课时6小时26分44秒

IC后端设计

IC后端设计

SoCASICIC后端

共6课时6小时8分42秒

IC前端设计

IC前端设计

SoCASICIC

共7课时9小时8分25秒

verilog HDL数字集成电路设计原理与应用

verilog HDL数字集成电路设计原理与应用

FPGAASICVerilog

Verilog HDL数字集成电路设计原理与应用 蔡觉平 何小川 西安电子科技大学 蔡觉平、李振荣主讲

共30课时21小时25分16秒

FPGA设计的良好设计方法及误区

FPGA设计的良好设计方法及误区

FPGA嵌入式ASICCyclone

FPGA设计的良好设计方法及误区

共3课时1小时2分52秒

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

站点相关: 汽车电子 智能硬件

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2023 EEWORLD.com.cn, Inc. All rights reserved