课程介绍
相关标签: ASIC Verilog
《可编程ASIC设计》课程是针对现场可编程门阵列(FPGA)器件设计方法开发的实践类课程。随着集成电路的发展,可编程ASIC设计成为数字电路系统和数字信号处理类实验和实践课程的必要手段。课程学习以国内外流行的DE系列主板开发为主线,讲授FPGA的内部资源结构,开展Verilog HDL语言的学习,利用QuartusII等EDA软件开展数字逻辑电路、信号处理和SOPC系统设计案例学习。

    课程注重电路设计实践和理论结合。以实例为学习中心,手把手教你学习硬件描述语言和FPGA设计开发技巧,SOPC数字系统和硬件加速的开发方法,增强创新设计、实践应用的能力。
显示全部 ↓
推荐视频

    用户评论

    暂时无评论

    猜您喜欢

    推荐帖子

    谈多节串联后的锂电池容量均衡和在线测量
    对锂电池的应用,随着性价比的逐步提高和对绿色能源的新认识,越发显示出它的强大生命力。应用范围越来越大。目前在向高电压(几十节以上电源串联)和大容量应用方面发展。因此,在技术上也提出了新的要求。如:多节锂电池串联后的容量均衡问题、在线测量和集中管理等问题。本文就上述问题在实际中的应用,相应技术措施。供大家参考。多节锂电池在串联后产生容量不均衡的原因锂离子材料的化学属性本身并不会造成电池容量不均衡问题
    holy20052005 电源技术
    ARM7的IO口不够用,采用什么方法扩展GPIO口?
    请教一下IO口不够用,大家一般都用什么方法来扩展IO口?[[i] 本帖最后由 MD2010 于 2010-11-23 11:44 编辑 [/i]]
    MD2010 ARM技术
    virtex-2 ddr sdram
    请问哪位大侠有使用过EDK9.1 下的OPB DDR SDRAM IP核,我使用的器件是XC2V6000,DDR SDRAM输入时钟为100Mhz,工程编译均正确,对DDR SDRAM进行读操作时程序会死机,DDR SDRAM使用的是两片MT46V64M8(64MX8),组合为64MX16位。还使用过MCH OPB DDR SDRAM IP核,效果一样,不知道是软件问题还是硬件问题。求指教!谢谢!
    jiyunjkm FPGA/CPLD
    wm下如何控制输入法
    我用vs的c#在windows mobile写应用程序,有菜单的时候 系统默认总是回出来输入法面板,请问有什么方法,我可以控制他么,就是不要他出现,或者当他出现的时候,我能知道,要我的窗体大小改变,以适应他不影响我的窗体显示.
    aluoqiang 嵌入式系统
    求助 查询sqlite数据库并显示的问题
    这是我在网上查到的一种方法:CppSQLite3DB db;db.open(L"\\storge\\mySqlite.db");CppSQLite3Query q = db.execQuery(L"select * from Address_List where NUMBER='"+m_edit1+"'");CString strTemp;while (!q.eof()){strTemp.Form
    nanzhazhou 嵌入式系统
    交越失真的原理
    什么是交越失真???原理又是什么??
    fighting 模拟电子

    推荐内容

    可能感兴趣器件

    EEWorld订阅号

    EEWorld服务号

    汽车开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2023 EEWORLD.com.cn, Inc. All rights reserved