• 本课程为精品课,您可以登录eeworld继续观看:
  • DXF文件导入与PCB板框定义
  • 登录
课程介绍
相关标签: PCB Cadence
为了解决学员反馈的Allegro操作难、新版本不会用、不知从何下手去学这个工具、不会安装等疑难杂症,我们本次课程采用了最新版本CadenceAllegro17.4来录制的。从原理图符号、原理图绘制、PCB封装、PCB绘制这几个方向来对软件的一些常用的操作进行罗列,对每一个操作进行庖丁解牛式的实操讲解,并对重要的知识点用PPT罗列,让每一个学员都学能够快速掌握并应用到高速PCB设计实战中。

学习目标:
1、掌握使用Orcad工具画原理图符号
2、掌握使用Orcad工具画原理图
3、掌握使用Allegro工具画PCB封装
4、掌握使用Allegro工具进行PCB布局、布线
5、握使用Allegro工具进行阻抗、规则设计
6、掌握使用Allegro工具输出生产gerber文件

显示全部 ↓
推荐视频

    猜您喜欢

    推荐帖子

    《FPGA开发实战手册》
    [i=s] 本帖最后由 daxigua 于 2015-10-26 16:50 编辑 [/i][align=center][b]大西瓜《FPGA开发实战手册》[/b][/align][align=left][align=center][size=5][color=#000000]大西瓜FPGA开发团队,自创8万多字图文教程,基于FPGA的基础+进阶+综合实验,助你一板一教程就将FPGA搞定!废话少说
    daxigua FPGA/CPLD
    封贴
    封贴了,不传了。[[i] 本帖最后由 南盗 于 2013-12-15 14:33 编辑 [/i]]
    南盗 FPGA/CPLD
    电容放电会寻找最短的回路?
    电容放电会寻找最短的回路吗?如果专门安排一个泄放电阻,给它泄放电荷,那我想问,为什么该电荷非要走泄放电阻回路呢?为什么不会向后端的负载泄放?
    小太阳yy 模拟电子
    有没有专门讲BSP的书?
    急,谢谢。
    babyspider 嵌入式系统
    大家来看看这个流程图~
    东西在附件里面,要求很具体,大家来讨论哦~~~~
    t415422 聊聊、笑笑、闹闹
    C6678共享存储器问题
    MSMC默认配置为L2,根据用户需要能配置成L3。由于配置为L3只是做了地址映射,所以物理上的访问时间应该还是一个数量级的,相差不大。这里的L2和L3的区别应该是指L2只能被L1D和L1P Cache, L3能被L2、L1D和L1P Cache。一般来说,默认使用L2的配置。用户根据自己的应用来决定是否配置为L3。最常见的需要设置MSMC为L3的场景为:需要MSMC内存为non-cacheable
    Jacktang 微控制器 MCU

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved