- 本课程为精品课,您可以登录eeworld继续观看:
- 实战篇:FIFO IP 核实验(第一讲:IP核介绍)
- 登录
- 时长:32分40秒
- 日期:2024/03/31
- 收藏视频
- 上传者:桂花蒸
- 去评论
推荐帖子
-
BitBlt的画图问题
- 各位:我用一个临时DC来选图片,然后把到放到内存DC指定位置,然后把内存DC的图片拷到显示DC里去。刚开始的时候显示DC里是一个纯黑的图,BitBlt过去后,彩色图片变成白色了。后来我把显示DC清空,直接把内存DC的拷到显示DC里去,发现原来从临时DC到内存DC的时候图片就花的了。这个问题好像是BitBlt在把彩色图拷到单色图时的问题,不过不知道怎么处理。(因为我直接把图选到内存DC,在从内存DC
-
friday505
嵌入式系统
-
基于GD32F350的DDS信号发生器
- [i=s] 本帖最后由 武器哈12 于 2018-10-6 10:48 编辑 [/i][align=center][b]基于GD32F350的DDS信号发生器[/b][/align][align=left]本文采用GD32F350+FPGA+高精度DA的方式,实现频率可调、幅度可调、波形可变的信号发生器。[/align][align=left]本文主要包含以下几个部分内容:[/align][ali
-
武器哈12
GD32 MCU
-
如何查找元器件的失效率
- 自己为做了一个WIA—PA网络里的路由和网关,想进行可靠性预计 。需要了解各个元器件的失效率。 请问如何查找其失效率呢?
-
844201587
PCB设计
-
瑞萨单片机R5F71494AD80FPV连接仿真器E10A-USB失败原因
- 求助各位大侠帮忙解决瑞萨单片机R5F71494AD80FPV连接仿真器E10A-USB失败问题,不胜感激!问题现象如下:我的硬件设计上单片机仿真器接口如下图所示(另外每个仿真器信号都连接有10K的上拉电阻):实测电路焊接良好,但在用HEW时仿真器E10A连接芯片时提示错误,提示错误操作过程如下图:始终提示上述错误不能正常连接。上述仿真过程中测量各仿真点信号如下所示:1、复位信号(PCB板上手动添加
-
aboutnow
瑞萨电子MCU
-
protell99se如何修改rule,来减小splitplane边界和via最小距离?
- 各位前辈,小子接触PCB不久,有一个问题求助我在GND层用splitplane画出一块地作为AGND,在这片区域上的 AGND过孔 均与之相连,但是有几个位于splitplane边界的AGND过孔,DRC报错说与GND短路。。。我分析是距离边界过近,于是把报错的via移到距离边界较远的地方,DRC不报错。我想问各位前辈,如何修改这个过孔距离splitplane边界的最小距离,使得DRC不报短路,我
-
takeshower
PCB设计
用户评论