• 本课程为精品课,您可以登录eeworld继续观看:
  • 产生式系统
  • 登录
课程介绍
相关标签: 人工智能 模糊 蚁群 推理
人工智能是迅速发展的新兴学科,已经成为许多高新技术产品的核心技术。人工智能模拟人类智能解决问题,几乎在所有领域都有非常广泛的应用。
本课程为入门级人工智能课程,适合初学者,可以帮助初学者实现“零基础”学习人工智能。本课程采用浙江工业大学王万良教授编著的专业教材《人工智能导论》(第4版),紧紧围绕人工智能的基本思想、基本理论、基本方法及其应用展开,并融合了人工智能的一些前沿内容。本课程共有12讲,包括:人工智能概述、一阶谓词逻辑表示法、产生式表示法和框架表示法、基于谓词逻辑的推理方法、可信度方法和证据理论、模糊推理方法、搜索求解策略、遗传算法及其应用、蚁群算法及其应用、专家系统与机器学习、BP神经网络及其应用和Hopfield神经网络及其应用。
推荐视频

    猜您喜欢

    推荐帖子

    关于DB15三排的封装图库
    小弟初学ALTIUM DESIGNER发现AD10里面的DB15三排的默认封装是这样的:看这个图像是二排的啊,请各位大大指教下,是设定就这样,还是有其他的封装。
    ENDBEN PCB设计
    第一行是501S,第二行是35L,谁知道是什么??
    跟TO-92封装外型一样,但是大小还要小的封装,谁知道?????第一行是501S第二行是 35L
    帝国内 模拟电子
    发一本有关Visual c++的书
    zhangkai0215 嵌入式系统
    AVR单片机睡眠模式
    我正在学习ATmega16对AVR的单片机的睡眠模式有点迷惑 不能很好的使用啊 又没有找到好的详细的资料希望高手帮帮忙 把睡眠模式和各种睡眠模式唤醒的条件讲清楚啊
    zengpeipei Microchip MCU
    谁知道如何在提高2440LCD,VCLK频率,的同时能不降低它的幅值!
    发现2440,LCD控制器的VCLK在频率提高到25MHZ时候,高低电平会变成0.9,2.4v。这样的电平超过我的LVDS转接芯片,对TTL信号的电平阈值要求,0.8~2.2v。低电平高于0.8v了。请问有办法,在VCLK提高的时候不降低幅值吗?
    hehua 嵌入式系统
    不懂电就给大家灌水:说说眼下的困难和迷茫的前程
    眼下的困难和未来的前程看到坛子里有些年轻的朋友在说房子车子以及大志的问题,忍不住浮想了一下。前些天还和老Q聊天说,如果我们都是现在大学毕业还真不知道能不能找到工作,即便还是像当年一样一个进银行点别人的钞票、一个22岁就进机关养老,那永远也不知道漫山遍野的房子堆里哪个才是自己的那一套。实际上,年轻的时候也都一样,社会就应该给你们这样的压力,否则才是没天理。每个人能工作的年龄就这么三十年,再加上寿命有
    南海山闲 聊聊、笑笑、闹闹

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved