课程介绍
相关标签: 微处理器 Verilog
数字逻辑与集成电路设计是电子信息类、计算机类等专业重要的专业基础课程。本课程在传统<数字逻辑电路设计>课程内容的基础上,增加了由简单组合、时序数字电路模块搭建较复杂数字系统的EDA设计技术。

本课程的学习旨在使学员能够:

1.掌握数字逻辑电路的基本理论、分析设计方法,以及数字集成电路的设计、仿真验证和测试方法;

2.在理解数字器件电路结构、可编程逻辑器件结构、集成电路芯片功能的基础上,掌握数字器件外部特性、逻辑关系的表征和描述方法以及逻辑化简和电路优化方法;

3.同时了解简单RISC处理器的设计、应用方法,较熟练运用硬件描述语言描述数字电路系统,使用工具软件对数字电路系统进行设计、仿真和综合。
显示全部 ↓
推荐视频

    用户评论

    bgsgvereg
    对于硬件工程师,FPGA是一个必须面对的坎
    2022年01月25日 10:21:49回复|()

    猜您喜欢

    推荐帖子

    TOPSwitch?Ⅱ在稳压电源中的应用
    摘要:TOPSwitch-II器件是一种PWM/MOSFET二合一的新型集成芯片,采用它制作高频开关电源,不仅简化了电路,同时可以改善电源的电磁兼容性能,降低制作成本,本文介绍一种用TOP225Y制作的实验稳压电源。电路运用PWM技术和线性稳压技术,设计新颖,具有一定的实用价值。 关键词:TOPSwitch器件单端反激拓扑PWM电路电磁兼容 在进行电路和单片机实验时,实验稳压电源是必需的设备之一,
    zbz0529 电源技术
    多片FPGA连接时管脚数目有限的难题
    在用FPGA对ASIC做原型验证的时候,ASIC内部模块间的端口数目较大,而多片FPGA之间的管脚数目相对来说却比较有限,对于这个问题,大虾们是怎么解决的?谢谢~
    xiaoxin1 FPGA/CPLD
    Protel系列、AD系列软件所画的线部分注意事项
    Protel系列、AD系列软件所画的线,不论画在哪一层(包括走线层、Keepout层等),双击打开线的属性,一定不能勾选keepout选项,一旦选中了keepout选项,则这根线无法在gerber文件中生成,导致此线无法生产出来。Protel99se软件为例Altium Designer软件为例
    dengguoqiang PCB设计
    LVDS与TTL转换
    我电路中实现的是28路TTL转为LVDS,再转为28路TTL(使用的芯片是DS90CR286/5),我的管脚分配是根据cameralink的协议来的,检查后也没发现问题,下面图里面第一二行是我输入某两个的ttl信号,五六行是我输出的相应的ttl信号,理论上输出的应该是比输入的慢几个周期,但是波形啥的都是一样的(我看有人说就类似透传),但是我的却是这样样子,有人做过类似的吗?求指教!!谢谢啊 我现在
    3008202060 PCB设计
    要换Wolfson的音频怎么做
    主板是pxa270,以前用的是Ucb1400的驱动,现在换成Wolfson9715的,不知道要怎么修改驱动,切换音频通道是怎么一回事?高手指点一下
    回到当下 嵌入式系统
    PC B拼板
    拼板技巧
    hepeng_2012 PCB设计

    推荐内容

    可能感兴趣器件

    EEWorld订阅号

    EEWorld服务号

    汽车开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2023 EEWORLD.com.cn, Inc. All rights reserved