• 本课程为精品课,您可以登录eeworld继续观看:
  • UART串口通信程序设计
  • 登录
课程介绍
相关标签: FPGA Zynq
第1讲 ZYNQ简介
第2讲 开发板资源介绍
第3讲 Vivado软件的安装
第4讲 Vivado软件的使用
第5讲 Vivado软件的硬件调试
第6讲 Vivado Simulator仿真软件的使用
第7讲 创建时序约束文件
第8讲 ModelSim软件的安装
第9讲 ModelSim软件的使用
第10讲 LED灯闪烁实验
第11讲 按键控制LED灯实验
第12讲 按键控制蜂鸣器实验
第13讲 触摸按键控制LED灯实验
第14讲 呼吸灯实验
第15讲 时钟IP核实验
第16讲 RAM IP 核实验
第17讲 FIFO IP 核实验
第18讲 UART串口通信
第19讲 RS485通信实验
第20讲 RGB LCD彩条显示实验
第21讲 LCD字符和图片显示实验
第22讲 HDMI彩条显示实验
第23讲 HDMI方块移动显示实验
第24讲 EEPROM读写测试实验
第25讲 RTC时钟实验
第26讲 频率计实验
第27讲 高速ADDA实验
第28讲 IO扩展板实验
第29讲 MDIO接口读写测试实验
第30讲 以太网ARP测试实验
第31讲 以太网UDP测试实验
第32讲 基于OV7725的以太网视频传输实验
第33讲 基于OV5640的以太网视频传输实验

显示全部 ↓
推荐视频

    猜您喜欢

    推荐帖子

    如何在应用程序中访问wince驱动里分配的内存
    开发了一个流接口驱动,但想实现应用程序和驱动内存共享,就是在驱动中分配的内存,能够在应用程序中访问,不知能否实现
    lyang_c 嵌入式系统
    单片机供电电路设计
    先打算给单片机提供两路电源:一路是由电池供电;另一路是开关电源。现要求在接入开关电源时,变为由开关电源供电,并自动切断电池的供电。恳切各位达人给个参考的电路。或是给个思路也行
    0957 单片机
    炼狱传奇-RAM之战
    IP核RAM的调用及验证
    雷北城 FPGA/CPLD
    【Altera SoC体验之旅】高速数据采集系统设计
    [i=s] 本帖最后由 chenzhufly 于 2015-3-26 00:14 编辑 [/i][align=center][size=4][b]作者:chenzhuflyQQ[/b][b]:36886052[/b][/size][/align][align=left][size=4][b]1、硬件环境[/b][/size][/align][align=left][size=4]硬件平台:Embe
    chenzhufly FPGA/CPLD
    求一道verilog的解答?
    [color=#FF0000]比赛用计时器(有复位按钮、start/pause按键、4个数码管)[/color]用verilog语言变写跪求!!!
    jbcfelix 嵌入式系统
    对模拟地和数字地的再认识 转载
    为了达到很好的抗干扰,于是我们常看到PCB 板上有地分割的布线方式。但是也不是所有的数字电路和模拟电路混合都一定要进行地平面分割。因为这样分割是为了降低噪声的干扰。理论:在数字电路中一般的频率会比模拟电路中的频率要高,而且它们本身的信号会跟地平面形成一个回流(因为在信号传输中,铜线与铜线之间存在着各种各样的电感和分布电容),如果我们把地线混合在一起,那么这个回流就会在数字和模拟电路中相互串扰。而我
    xiefei FPGA/CPLD

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

    EEWorld订阅号

    EEWorld服务号

    汽车开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved