• 本课程为精品课,您可以登录eeworld继续观看:
  • 简易频率计的设计与验证(一)
  • 登录
课程介绍
相关标签: FPGA Altera Intel Cyclone
野火 FPGA Verilog开发实战指南——基于Intel Cyclone IV


推荐视频

    猜您喜欢

    推荐帖子

    新年新气象
    新的一年里,我们要紧密扎根在电子工程世界网论坛里,高举"有空必来,有来必言,有言必留,有留必看"理论的伟大旗帜,认真贯彻落实"雁过留声,人过留言"的要求,坚持"知无不言、言无不尽"的思想路线,弘扬"一不怕手酸,二不怕麻烦"的大无畏精神,要从根本上改变"几天来一趟,想到才来上,来了不说话,逛逛就走人"的方式!留言要有新思想,灌水要有新思路,吹牛要有新突破,抬杠要有新局面!坚持"四有"即有组织,有预谋
    护花使者 FPGA/CPLD
    华为Verilog培训教材
    一份华为Verilog培训教材,和大家分享一下。
    besideyou FPGA/CPLD
    蓝牙项目外包 蓝牙开发板 蓝牙模块
    本人有多年蓝牙项目经验,对蓝牙产品发展,市场运作和开拓,有一套成熟的思路和方法,如有公司或个人打算开发蓝牙产品,可以与我联系,(出售各种蓝牙模块,开发板,外包项目)邮箱:[email]bt_sw@163.com[/email]电话:0755-29566295 / 13728917520胡工
    bt_sw 无线连接
    数码管
    求助八位数码管同时循环显示0-F
    xgwan 51单片机
    你听话吗?两种老板不喜欢的人
    一种是固执己见的人,原因就不用讲了。另一种是唯命是从的人,因为老板从你这里不会得到任何启发。在这两点中取得平衡也很不容易呢,一方面要让老板觉得很有想法,另一方面还要让老板感到你不会给他对着干。哈,可有得学呢。
    向农 工作这点儿事
    波特率的计算
    51单片机的晶振是:11.09520MHZ,如果要产生9600bps的波特率,下面是我在网上找到了公式:波特率=1/16或1/32*(晶振的频率/12*(256-TH1))代入:[color=#FF0000]9600=11059200/32*12*(256-TH1)[/color]TH1=TH0=FDH现在的问题是:为什么要除以:32 呢?
    wiln 嵌入式系统

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved