logo 大学堂

Digital VLSI Design (RTL to GDS)

VLSI 共73课时 19小时57分0秒
简介

Bar-Ilan University 83-612: Digital VLSI Design

In this course, I cover the basics of Chip Implementation, from designing the logic (RTL) to providing a layout ready for fabrication (GDS).

Lecture slides can be found on the EnICS Labs web site at: 
https://enicslabs.com/academic-courses/dvd-english/

课程目录
展开全部

猜您喜欢

推荐帖子

寻成熟GPRS方案,SIM300模块数据通讯用
找一个成熟方案自己做,付费可面谈QQ:40634865
adingx 嵌入式系统
关于quartus II5.1的IP核
有没有quartus II5.1的IP核,关于FIR数字滤波器的?
ttiancom520 FPGA/CPLD
开关电源的测试:极限测试、可靠性测试、白盒测试、常规测试
[size=3][b][color=#111111][font=宋体]一、极限测试[/font][/color][color=#111111][font=宋体]1.模块输出电流极限测试[/font][/color][color=#111111][font=宋体]模块输出电流极限测试是测试模块在输出限流点放开(PFC的过流保护也要放开)之后所能输出的最大电流,测试的目的是为了验证模块的限流点设计是否
qwqwqw2088 模拟与混合信号
基本RC积分电路及原理分析
[p=35, null, left][size=3][color=#a0522d]电阻R和电容C串联接入输入信号VI,由电容C输出信号V0,当RC (τ)数值与输入方波宽度tW之间满足:τ>>tW (一般至少为10倍以上),这种电路称为积分电路[/color][/size][/p][p=35, null, left][size=3][color=#a0522d][/color][/size][/p
fish001 模拟与混合信号
【R7F0C809】在工程中加入自己的定时程序
[i=s] 本帖最后由 ddllxxrr 于 2015-9-9 18:11 编辑 [/i]定时器我看了半天觉得比较复杂,相比12位间隔定时器来说,12位间隔定时器简单多了。那么,用其定时可以不????答案是肯定的。我不必说寄存器的结构及功能,这些都可在中文用户手册上找到,我要说的是,在给定记数值到一定要使之运行就是高寄存器的最后一位一定要置1。再有注意下中断,只要中断系统的中断名称搞对了(见手册中
ddllxxrr 瑞萨电子MCU
wince开发工具问题
请问一下,要开发一个wince的导航系统,需要用些什么工具?
w414878943 WindowsCE
推荐内容

EEWorld订阅号

EEWorld服务号

汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

站点相关: 汽车电子 智能硬件

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2023 EEWORLD.com.cn, Inc. All rights reserved