• 本课程为精品课,您可以登录eeworld继续观看:
  • 4d_ Technology Mapping
  • 登录
课程介绍
相关标签: VLSI
Bar-Ilan University 83-612: Digital VLSI Design

In this course, I cover the basics of Chip Implementation, from designing the logic (RTL) to providing a layout ready for fabrication (GDS).

Lecture slides can be found on the EnICS Labs web site at: 
https://enicslabs.com/academic-courses/dvd-english/

显示全部 ↓
推荐视频

    用户评论

    暂时无评论

    猜您喜欢

    推荐帖子

    跪求大神帮忙计算出该程序的采样周期。(附件为数据手册)
    #include#define CPU_F ((double)12000000)#define delay_us(x) __delay_cycles((long)(CPU_F*(double)x/1000000.0))#define delay_ms(x) __delay_cycles((long)(CPU_F*(double)x/1000.0))#defineNum_of_Results4//v
    4456456 微控制器 MCU
    超声波问题求助
    问一下,为什么我用超声波模块的时候定时59微妙有用,但是把程序用到开发板上面就是显示不正常?
    778147563 单片机
    不知道能否用单片机直接驱动开关管的原理来做开关电源
    意思是用单片机(可以是ARM,DSP等处理器)的PWM输出取代专用PWM芯片,并通过AD采集输出量进行反馈,经过计算之后调整PWM宽度
    lrz123 电源技术
    【Altera SOC体验之旅】虽然有了ARM,NIOS II开发也能依旧
    [size=4]真的是很抱歉很抱歉,初出大学的小梅哥,每天都在奔波折腾,手头任务又多。因此没能按期发布应有的帖子,现在加紧补。[/size][size=4]Altera SOC通过在一片芯片上同时集成了FPGA和ARM处理器,能够实现一个芯片,两种架构,优势互补,进而是我们的系统开发变得更加灵活。近期在做一个电力系统中的通信管理机项目,需要用到16路串口、2路CAN接口和2路以太网口,个人认为,使
    小梅哥 Altera SoC
    退藕电容
    [align=center][font=黑体][size=18.0pt]什么是退耦电容[/size][/font][/align][align=left]pcb 设计的经验法则:“在电路板的电源接入端放置一个 1~10μF的电容,滤除低频噪声;在电路板上每个器件的电源与地线之间放置一个0.01~0.1μF的电容,滤除高频噪声。”首选法则(老外俗称 Rule of Thumb)。做电路的人都知道需要
    天怜幽草青 模拟电子
    S3C2440 系统运行一段时间 晶振突然没波形输出,如何解释!
    采用核心板和底板结构,核心板只包括SDRAM NOR NAND CPU等几个主要器件。操作系统在以前的底板上运行正常,目前修改底板,用于其它产品,采用同样的核心板,运行到一段时间后,系统跑飞(有时会自动重启,有时不能)。测量电源,3.3 和1.25V供电都完全正常,但是12M用于CPU的晶振突然停止运行,没有波形输出。因为晶振电路在核心板上,所以排除本身的错误。相当于是底板的某些改动导致核心板工作
    ashsworld 嵌入式系统

    推荐内容

    可能感兴趣器件

    EEWorld订阅号

    EEWorld服务号

    汽车开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2023 EEWORLD.com.cn, Inc. All rights reserved