• 视频加载中。。。
课程介绍
相关标签: 集成电路 CMOS 时序逻辑
《数字大规模集成电路》是讲授数字大规模集成电路基础理论和知识的微电子专业研究生基础课,既是微电子专业学生的核心课程也是供电类专业学生学习数字集成电路设计的基础课程。课程以纳米和深亚微米CMOS工艺条件、系统级集成水平下的数字电路原理和设计技术为主要内容,具体包括器件和互连线的特性与模型、数字VLSI的关键指标与优化方法,常见逻辑类型、基本功能单元、重要片内子系统(时钟、电源网络)的工作原理和设计方法等。通过这门课的学习你可以理解如何用MOS管实现复杂的数字芯片、真正的数字集成电路和理想的数字电路之间有哪些差别、芯片的速度、功耗、鲁棒性、成本等方面的特性与哪些因素有关、又如何优化。
推荐视频

    猜您喜欢

    推荐帖子

    稳定幅度的电路
    我们一直没弄出来一个能输出稳定幅度的电路,有没有懂得,帮帮
    princess. 电子竞赛
    需要高手指点
    当然可以自己定义汉字的值,但程序的可读性差。
    fdsafsdfsadf stm32/stm8
    全面解析四种高速存储接口 谁能把SATA拍在沙滩上?
    转自[url]http://ee.ofweek.com/2015-12/ART-8110-2809-29035734.html[/url]凭借更快的数据传输速度、更小的空间占用以及更远的传输距离,SATA接口在几年前成功干掉IDE接口,成为了市面上最主流的存储接口。但随着技术的进步与存储厂商的不断发掘,SATA的潜力已经被开发殆尽,已经成为了众所周知的“阻碍固态硬盘发展瓶颈”。OFweek[url
    白丁 FPGA/CPLD
    如何修正时序约束中slack为负的问题
    [font=Verdana, Helvetica, Arial, sans-serif]我已经在sdc文件中做了约束了create_clock -name {iclk_27M} -period 37.000 -waveform { 0.000 18.500 } [get_ports {iclk_27M}]但是它的slack还是负的 这个应该咋解决啊[/font]
    3008202060 FPGA/CPLD
    求助IAR问题
    我是新手,调试程序的时候出现Fatal Error[Pe005]: could not open source file df_bh_timera.h E:\program\Untitled1.c 11是什么意思呢?怎么改?多谢啊
    qqnayz 微控制器 MCU
    发现STM8没什么人关注呀
    最近经朋友接受接触到了STM8S,并且买了一个最小系统板。真觉得不错!外围电路简单,连晶振都免了。这东西好,比51单片机还便宜
    cpuwolf stm32/stm8

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved