• 本课程为精品课,您可以登录eeworld继续观看:
  • 开关阈值电压与本节小结
  • 登录
课程介绍
相关标签: 集成电路 CMOS 时序逻辑
《数字大规模集成电路》是讲授数字大规模集成电路基础理论和知识的微电子专业研究生基础课,既是微电子专业学生的核心课程也是供电类专业学生学习数字集成电路设计的基础课程。课程以纳米和深亚微米CMOS工艺条件、系统级集成水平下的数字电路原理和设计技术为主要内容,具体包括器件和互连线的特性与模型、数字VLSI的关键指标与优化方法,常见逻辑类型、基本功能单元、重要片内子系统(时钟、电源网络)的工作原理和设计方法等。通过这门课的学习你可以理解如何用MOS管实现复杂的数字芯片、真正的数字集成电路和理想的数字电路之间有哪些差别、芯片的速度、功耗、鲁棒性、成本等方面的特性与哪些因素有关、又如何优化。
推荐视频

    猜您喜欢

    推荐帖子

    申请试用开发板
    sanlybeen FPGA/CPLD
    深圳市昭祺科技有限公司诚聘led国内业务员!
    深圳市昭祺科技有限公司诚聘led国内业务员!岗位职责要求:1.开发和维护国内客户,处理客户询盘,并完成报价;2.熟悉业务工作流程,精通国内市场拓展的渠道.1.中专或高中以上学历.2.懂业务沟通技巧,沟通能力强。3.有国内业务市场开拓经验,熟悉LED上中下游市场者优先;在线投递简历请登录段氏招聘 ——中国LED人才网 www.ledjobs.net公司简介:深圳市昭祺科技有限公司是专业大批量生产销售
    xiaohouzi434 求职招聘
    FPGA上同步开关噪声的分析
    [b]同步切换噪声的定义[/b]  当大量的输出管脚在同一个时刻从高电平到低电平的切换或者从低电平到高电平的切换,会在相邻的管脚上引入噪声,这就是同步切换噪声。典型的一个同步切换噪声的测试设置如图。设置中,FPGA 器件的输入输出的电平标准配置为SSTL18 ClassII。多个在同一时刻不断翻转的输出管脚定义为干扰者。一个保持为高或者低的输出管脚定义为被干扰者。干扰者和被干扰者典型的容性负载值为
    eeleader FPGA/CPLD
    求推荐一款DAC芯片
    没有用过DAC芯片只有以前学过DAC0832求大家推荐一款性能较好的DA转换芯片
    wanghlady 综合技术交流
    msp430g2553在LCD1602显示源程序
    单片机源程序如下:#includemsp430.h /* 必要操作:正确连接1602 */#define LCD_OUT P1OUT //定义LCD1602的数据口为P1#define CLR_RS P2OUT=~BIT0; //置零P2.3位,也就是置零RS#define SET_RS P2OUT|=BIT0; //置壹P2.3位,也就是置壹RS#define CLR_RW P2OUT=~BIT
    fish001 微控制器 MCU
    TI 狂欢+ simplelink CC2640R2开箱点灯
    [i=s] 本帖最后由 strong161 于 2017-12-18 10:26 编辑 [/i][align=left][font=微软雅黑][size=4][color=#000000]这次TIsimplelink 优惠活动力度不如以前大,但是CC2640R2作为首款BLE5开发板还是非常值得一试的,相对于以前Launchpad 经黄黑色包装,新出的CC2640R2包装显然用料就用心多了,盒子也
    strong161 无线连接

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved