• 本课程为精品课,您可以登录eeworld继续观看:
  • 组合逻辑
  • 登录
课程介绍
相关标签: 集成电路 CMOS 时序逻辑
《数字大规模集成电路》是讲授数字大规模集成电路基础理论和知识的微电子专业研究生基础课,既是微电子专业学生的核心课程也是供电类专业学生学习数字集成电路设计的基础课程。课程以纳米和深亚微米CMOS工艺条件、系统级集成水平下的数字电路原理和设计技术为主要内容,具体包括器件和互连线的特性与模型、数字VLSI的关键指标与优化方法,常见逻辑类型、基本功能单元、重要片内子系统(时钟、电源网络)的工作原理和设计方法等。通过这门课的学习你可以理解如何用MOS管实现复杂的数字芯片、真正的数字集成电路和理想的数字电路之间有哪些差别、芯片的速度、功耗、鲁棒性、成本等方面的特性与哪些因素有关、又如何优化。
推荐视频

    猜您喜欢

    推荐帖子

    【我给xilinx资源中心做贡献】循环彩灯8路
    循环彩灯8路
    wanghongyang FPGA/CPLD
    uart通讯问题求助
    用430的lunchpad写了一个uart通讯小程序,功能是实现“回声”,把PC发给430的数据再返回给PC。问题1:无论选择MSB先发送还是LSB先发送(UCA0CTL0寄存器UCMSB位),接收到的数据都没有变化,为什么?问题2:程序中设置通讯参数为偶校验,PC端串口调试器使用偶校验发送数据时,功能正常。改为PC端使用奇校验发送数据后,没有数据返回,但状态寄存器UCA0STAT中各标志位没有变
    pwb1234 微控制器 MCU
    4200项目:PulseIV-Complete
    该项目包括4200-PIV包的所有脉冲源和脉冲测量测试。此项目用于客户设备的测试和4200-PIV包的演示。PulseIV-Complete项目对于脉冲校准和“4terminal-n-FET”设备下的7主要测试有几个初始化步骤。此项目允许直流和脉冲IV扫描之间的比较。这7个主要测试包括3个测试对。每对的第一个测试是直流IV扫描,第二个测试是脉冲IV扫描。第一对是Vgs-id,第二对是Vgs–id,
    Jack_ma 测试/测量
    中兴通讯推出IPTV “网络视讯”解决方案
    [i=s] 本帖最后由 jameswangsynnex 于 2015-3-3 20:02 编辑 [/i]
    hutgh 消费电子
    QFN封装出错,PCB板已经做出来了,有没有技术修改?
    各位前辈:有没有遇到过,封装出错,需要在原板上修改的。:Sad:我画的QFN封装,本来是逆时针引脚顺序,可是我粗心画成顺时针了{:1_85:}有没有解决的办法:puzzle:从新投板成本太高:Cry:,想在原有基础上修改。我想的是做一块PCB板贴装在原有的QFN封装上:time:,在把芯片贴装上去,不知道这样可行性有多大。:puzzle:有没有其他的解决方法,求指教。
    flying510 PCB设计
    Intel FPGA产品目录2016
    phantom7 FPGA/CPLD

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved