课程介绍
相关标签: FPGA ASIC Verilog
Verilog HDL数字集成电路设计原理与应用 蔡觉平 何小川 西安电子科技大学 蔡觉平、李振荣主讲
显示全部 ↓
推荐视频

    用户评论

    菜鸟耍大刀
    讲解得很不错,很适合理论入门学习????
    2021年02月26日 13:30:09回复|()

    猜您喜欢

    推荐帖子

    奥迪A6电脑版内部构造解析,麻烦大神亲临指教
    不知道论坛有哪些大神愿意分享以下干货博世,大陆等知名企业的各种电脑版内部构造解析或者维修指导,比如,发动机模块,车身模块,变速箱模块,网管模块,脚步空间模块,整车控制模块,等
    万里烟云起 汽车电子
    TTL与COMS电平,特性,比较及注意事项
    [i=s] 本帖最后由 paulhyde 于 2014-9-15 09:02 编辑 [/i]1.CMOS电平:'1'逻辑电平电压接近于电源电压,'0'逻辑电平接近于0V。噪声容限很大2.TTL电平:输出高电平>2.4V,输出低电平=2.0V,输入低电平cmos 3.3v),所以互相连接时需要电平的转换:就是用两个电阻对电平分压.功耗TTL门电路的空载功耗与CMOS门的静态功耗相比,是较大的,约为数
    open82977352 电子竞赛
    低价出售闲置开发板、仿真器
    [size=5]1.LM3S9B96最小系统 [color=Red]78元[/color]自制,含原理图,亲测可用。[/size][size=6]点击购买[url]http://item.taobao.com/item.htm?spm=686.1000925.1000774.25.eKd787&id=20745072174[/url][/size][img=600,400]http://img17
    tkin1992 淘e淘
    CE
    老板我第一个月工资到底什么时候给我呢?? 这边吃饭开销还是很大的,我都快求你了,实在是没法了!
    hefang05119 嵌入式系统
    急急急 spwm波的数组参数计算
    程序中spwm[]={103,109,116,122,128,134,140,145,151,156,161,166,171,175,179,183,186,189,192,194,196,198,199,200,200。。。200,200,199,198,};这些参数是怎么计算出来的,三角波是20khz 调制正弦波是50hz 这些参数是多少???跪求急求360软件小助手截图20140811171
    也许想你 模拟与混合信号
    求助关于查看ZIGBEE信道值的问题
    各位大神,小弟新手,有疑惑。想采集zigbee协调器的信道值,然后通过串口打印输出,是不是读取_NIB.nwkLogicalChannel这个变量就行呢?现在问题是,怎么读取呢。。我这样写的uint8 channel;channel=_NIB.nwkLogicalChannel; 然后在SampleApp_MessageMSGCB中加入HalUARTWrite(0, channel, 1); 但是
    159357258a RF/无线

    推荐内容

    热门视频更多

    可能感兴趣器件

    EEWorld订阅号

    EEWorld服务号

    汽车开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2023 EEWORLD.com.cn, Inc. All rights reserved