• 本课程为精品课,您可以登录eeworld继续观看:
  • orcad封装的外形框的线怎么加粗呢?
  • 登录
课程介绍
相关标签: PCB Cadence

本课程由凡亿教育录制,课程提供了全面的Cadence设计问题解答,包含391个课时,涵盖了从基础的Orcad库文件新建、格点设置、颜色和页面大小调整,到复杂的PCB封装创建、走线设计、阻抗计算、以及与Orcad的交互操作等高级主题。课程旨在帮助学员解决在使用Cadence软件进行电路设计时可能遇到的各种常见问题,提高设计效率和质量。

显示全部 ↓
推荐视频

    用户评论

    fjdeepblue

    一直都是用AD,没有用过Cadence,有空时看看,学习一下。

    2023年11月24日 09:12:23回复|()
    lkh747566933
    用了好多年Cadence来画图了。还是有很多小问题。正好看一下
    2023年11月23日 23:56:14回复|()

    猜您喜欢

    推荐帖子

    单片机的状态迁移与复位操作
    本文以经典的80C51单片机为例,利用工作状态及其状态迁移的新概念、新观点和新方法,揭示一些单片机运作的内在规律,对于单片机学习者和应用开发者具有一定的启迪作用和实际意义。[b]1 单片机的工作状态及其状态迁移[/b]80C5l单片机的各种活动,可以描述成多个不同的工作状态或工作模式。这里利用笔者构思的一个单片机工作状态迁移图(如图l所示)来说明。不过,这里重点关注的是复位状态。[align=ce
    clj2004000 单片机
    大功率LED封装的要点
    [hide]对于大功率LED的封装,要根据LED芯片来选用封装的方式和相应的材料。如果LED芯片已倒装好,就必须采用倒装的办法来封装;如果是多个芯片集成的封装,则要考虑各个芯片正向、反向电压是否比较接近,以及LED芯片的排列、热沉散热的效果、出光的效率等。工作人员应该在原有设计的基础上进行实际操作,制作出样品进行测试,然后根据测试的结果进行分析。这样经过反复试验得出最佳效果,最后才能确定封装方案。
    探路者 LED专区
    立体大规模集成电路有望突破极限
    [作者:钱 铮 ][发布时间:20060106][来源:http://www.gmw.cn/content/2006-01/06/content_356186.htm 中国科学技术信息研究所加工整理]  据《光明日报》2006年1月6日报道:日本东北大学研究人员开发出由10个半导体芯片层叠而成的立体大规模集成电路,打破了此前3个芯片层叠的纪录。专家认为该技术有望使大规模集成电路突破电路集成的极限。
    fighting 模拟电子
    VCS问题
    VCS仿真时用不起 simv命令是怎么回呢,另外在DVE的GUI界面中,simulator setup文件是否需要设置,应该怎么设置??
    eeleader FPGA/CPLD
    NE2000兼容网卡的驱动问题
    WINCE有自带的NE2000的驱动,这些驱动是否包括总线驱动?比如我要用一个ISA接口的NE2000的网卡是不是还要自己做一个ISA总线的驱动?
    stone8304 嵌入式系统
    求三星6410、6400的样片?
    哪位能提供SAMSUNG 6410、6400的样片或知道国内哪家有卖的?提供个联系方式好吗?或给我Email:haly-5478@sohu.com
    540227699 嵌入式系统

    推荐内容

    可能感兴趣器件

    EEWorld订阅号

    EEWorld服务号

    汽车开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2023 EEWORLD.com.cn, Inc. All rights reserved