• 本课程为精品课,您可以登录eeworld继续观看:
  • Orcad的occurrence属性与instance属性是什么含义呢?
  • 登录
课程介绍
相关标签: PCB Cadence

本课程由凡亿教育录制,课程提供了全面的Cadence设计问题解答,包含391个课时,涵盖了从基础的Orcad库文件新建、格点设置、颜色和页面大小调整,到复杂的PCB封装创建、走线设计、阻抗计算、以及与Orcad的交互操作等高级主题。课程旨在帮助学员解决在使用Cadence软件进行电路设计时可能遇到的各种常见问题,提高设计效率和质量。

推荐视频

    猜您喜欢

    推荐帖子

    高价求购IRC1004 People Counter的通信协议
    IRC1004People Counter是IRISYS公司的一个产品.现高价求购该设备与其配套软件的通信协议和CAN总路线协议,或软件的源码等相关资料.出价一万左右.联系电话:13760607581杜生
    易晋生 无线连接
    各位大神,请教quartus时序问题!
    如上图所示,编译完成后timequest为红色就是说有时序不满足的地方是吗?连最简单的点亮LED灯也会报时序不满足,请问大神这个如何破?
    xujiangyu0619 FPGA/CPLD
    【基于GDF350的无线数字对讲机】4、外部中断的大BUG?
    [i=s] 本帖最后由 ketose 于 2018-10-1 20:05 编辑 [/i][size=4]今天做对讲机的按键设置,想把开发板上的两个按键都用起,可是遇到了GD32的大BUG。是我水平太Low了?[/size][size=4]先看下F350开发板上两个按健的原理图吧。[/size][size=4]从原理图上看,B2按键是接在PA0上,B3按键是接在PB7上。[/size][size=4
    ketose GD32 MCU
    硬核科普:射频原来是这么一回事!
    [i=s] 本帖最后由 wangerxian 于 2021-11-26 15:01 编辑 [/i]提起通信只能想到5G Modem?在卓越通信能力的背后还有一位异常低调的朋友射频
    wangerxian 无线连接
    时钟使能电路设计
    时钟使能电路是同步设计的重要基本电路,在很多设计中,虽然内部不同模块的处理速度不同,但是由于这些时钟是同源的,可以将它们转化为单一的时钟电路处理。在FPGA的设计中,分频时钟和源时钟的skew不容易控制,难以保证分频时钟和源时钟同相。故此推荐采用使用时钟使能的方法,通过使用时钟使能可以避免时钟满天飞的情况,进而避免了不必要的亚稳态发生,在降低设计复杂度的同时也提高了设计的可靠性。  我们可以利用带
    eeleader FPGA/CPLD
    前馈 多载波 老技术
    [b]阐述一下:[/b][align=left][color=rgb(0, 0, 0)][font=宋体][size=3][font=宋体]前馈的基本原理是,通过比较输入输出信号,获得非线性产物的波形,然后在输出端,将非线性产物对消掉,从而在输出端获得纯净的信号。前馈技术既具有较高校准精度的优点,又没有不稳定和带宽受限的缺点。当然,这些优点是用高成本换来的,由于在输出校准时,功率电平较大,校准信号
    btty038 无线连接

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved