• 本课程为精品课,您可以登录eeworld继续观看:
  • 如何在Allegro软件中进行多人协同设计?
  • 登录
课程介绍
相关标签: PCB Cadence

本课程由凡亿教育录制,课程提供了全面的Cadence设计问题解答,包含391个课时,涵盖了从基础的Orcad库文件新建、格点设置、颜色和页面大小调整,到复杂的PCB封装创建、走线设计、阻抗计算、以及与Orcad的交互操作等高级主题。课程旨在帮助学员解决在使用Cadence软件进行电路设计时可能遇到的各种常见问题,提高设计效率和质量。

显示全部 ↓
推荐视频

    用户评论

    fjdeepblue

    一直都是用AD,没有用过Cadence,有空时看看,学习一下。

    2023年11月24日 09:12:23回复|()
    lkh747566933
    用了好多年Cadence来画图了。还是有很多小问题。正好看一下
    2023年11月23日 23:56:14回复|()

    猜您喜欢

    推荐帖子

    视频子窗体与置顶窗体的冲突问题,急!
    步骤如下:俺先启动了一个小悬浮窗体,永远置顶SetWindowPos(&(wndTopMost),10,10,25,25,SWP_DRAWFRAME);然后启动我的视频程序(MFC对话框)在OnInitDialog中1.设定窗体位置SetWindowPos(NULL, 0, 0, 800, 480, SWP_NOZORDER);2.创建视频播放的子窗体窗体风格wcex.style= CS_HRED
    asqw 嵌入式系统
    5509
    在编译时出现 warning: creating output section vectors without SECTIONS specification 怎么办 啊 生成不了out文件
    zhaohongpeng DSP 与 ARM 处理器
    STR711JTAG接口中nJTRST和nRSTIN信号是否需要短接?
    STR711JTAG接口中nJTRST和nRSTIN信号是否需要短接?以下是在一些开发板的手册上看到的。是否在最终产品时,需要短接nJTRST和nRSTIN使得STR711极其内部的ARM核同时复位呢?/nJTRST是仿真器调试时的JTAG对内核的调试复位信号,/nRSTIN是CPU外设(包括CPU片内和片外的外设)复位信号。开发板上的JP4用于这两个复位信号是否要短接,如果用户在JTAG调试时不
    zry113 stm32/stm8
    stm32 流水灯
    分享一下
    2009051331 stm32/stm8
    《电子设计从零开始》
    谁有《电子设计从零开始》Word或txt格式的电子书各位大哥大姐帮帮忙,要急用啊拜托了
    fyj012 嵌入式系统
    【每周讨论】据说是世界上最难的逻辑问题!~
    根据已故的麻省理工( MIT )哲学及逻辑家George Boolos,以下的趣味逻辑问题可算是全世界最难的一个。你可以解决这个难题吗? 有甲、乙、丙三个精灵,其中一个只说真话,另外一个只说假话。还有一个随机地决定何时说真话,何时说假话。你可以向这三个精灵发问三条是非题,而你的任务是从他们的答案找出谁说真话,谁说假话,谁是随机答话。这个难题困难的地方是这些精灵会以“Da”或“Ja”回答,但你并不知
    wanghongyang 综合技术交流

    推荐内容

    可能感兴趣器件

    EEWorld订阅号

    EEWorld服务号

    汽车开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved